ad7871/ad7872
–4–
rev. d
ad7871 管脚 函数 描述
插件
非. Mnemonic 函数
1
CONVST
转变 开始. 一个 低 至 高 转变 在 这个 输入 puts 这 追踪/支撑 在 这 支撑 模式. 这个
输入 是 异步的 至 这 clk.
CS
和
RD
必须 是 使保持 高 为 这 持续时间 的 这个 脉冲波.
2
CS
碎片 选择. 起作用的 低 逻辑 输入. 这 设备 是 选择 当 这个 输入 是 起作用的. 和
CONVST
系 低, 一个 新 转换 是 initiated 当
CS
变得 低.
3
RD
读. 起作用的 低 逻辑 输入. 这个 输入 是 使用 在 conjunction 和
CS
低 至 使能 这 数据 输出.
4
busy/int
busy/中断. 逻辑 低 输出 表明 转换器 状态. 看 定时 图解.
5 CLK 时钟 输入. 一个 外部 ttl-兼容 时钟 将 是 应用 至 这个 输入. alternatively, tying
这个 管脚 至 v
SS
使能 这 内部的 激光器-修整 振荡器.
6 db13/hben 数据 位 13 (msb)/高 字节 使能. 这 函数 的 这个 管脚 是 依赖 在 这 状态 的 这
14/
8
/clk 输入 (看 管脚 28). 当 14-位 数据 是 selected, 这个 管脚 提供 这 db13 output. 当
也 字节 或者 串行 数据 是 选择, 这个 管脚 变为 这 hben 逻辑 输入. hben 是 使用 为 8-位
总线 接合. 当 hben 是 低, db7 至 db0 是 这 更小的 字节 的 数据. 和 hben 高, db7
至 db0 是 这 upper 字节 的 数据 (看 表格 i).
表格 i. 字节 输出 format
HBEN DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0
高 低 低 DB13 DB12 DB11 DB10 DB9 DB8
低 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0
7 db12/
SSTRB
数据 位 12/串行 strobe. 当 14-位 数据 是 选择, 这个 管脚 提供 这 db12 数据 output.
否则 它 是 一个 起作用的 低 三-状态 输出 那 提供 一个 framing 脉冲波 为 串行 数据.
8 db11/sclk 数据 位 11/串行 时钟. 当 14-位 数据 是 选择, 这个 管脚 提供 这 db11 数据 output.
否则 sclk 是 这 gated 串行 时钟 输出 那 是 获得 从 这 内部的 或者 外部 模数转换器
时钟. 如果 这 14/
8
/clk 输入 是 使保持 在 –5 v, 然后 这 sclk runs continuously. 和 14/
8
/clk 在
0 v, 它 是 gated 止 (三-状态) 之后 串行 传递 是 完全.
9 db10/sdata 数据 位 10/串行 数据. 当 14-位 并行的 数据 是 选择, 这个 管脚 提供 这 db10 数据
输出. 否则 它 是 这 三-状态 串行 数据 输出 使用 在 conjunction 和 sclk 和
SSTRB
在 串行 数据 传递. 串行 数据 是 有效的 在 这 下落 边缘 的 sclk, 当
SSTRB
是 低.
10–13 DB9–DB6 三-状态 数据 输出 控制 用
CS
和
RD
. 它们的 函数 取决于 在 这 状态 的 这
14/
8
/clk 和 这 hben 输入. 和 14/
8
/clk 高, 它们 是 总是 db9–db6; 和 14/
8
/clk
低, 它们的 函数 取决于 在 hben (看 表格 i).
14 DGND 数字的 地面. 地面 返回 为 数字的 电路系统.
15–20 db5/db13– 三-状态 数据 输出 控制 用
CS
和
RD
. 它们的 函数 取决于 在 这 14/
8
/clk
db0/db8 和 hben 输入. 和 14/
8
/clk 高, 它们 是 总是 db5–db0; 和 14/
8
/clk 低 或者 –5 v,
它们的 函数 是 控制 用 hben (看 表格 i).
21 V
DD
积极的 供应, +5 v
±
5%.
22 AGND 相似物 地面. 地面 涉及 为 相似物 电路系统.
23 C
REF
解耦 要点 为 在-碎片 涉及. 连接 10 nf 在 这个 管脚 和 agnd.
24 NC 非 连接.
25 ref 输出 电压 涉及 输出. 这 内部的 3 v 涉及 是 提供 在 这个 管脚. 这 外部 加载
能力 是 500
µ
一个.
26 V
在
相似物 输入. 这 输入 范围 是
±
3 v.
27 V
SS
负的 供应, –5 v
±
5%.
28 14/
8
/clk 三-函数 输入. 定义 两个都 这 并行的 和 串行 数据 formats. 和 这个 管脚 在 +5 v, 这
输出 数据 是 14-位 并行的 仅有的. 和 这个 管脚 在 0 v, 两个都 字节 和 串行 数据 是 有, 和
这 sclk 是 noncontinuous. 和 这个 管脚 在 –5 v, 两个都 字节 和 串行 数据 是 有 和 这
sclk 是 持续的.