AD7541A
–5–rev. b
双极 运作
(4-quadrant multiplication)
图示 5 和 表格 iii illustrate 这 电路系统 和 代号 relation-
ship 为 双极 运作. 和 一个 直流 涉及 (积极的 或者 nega-
tive 极性) 这 电路 提供 补偿 二进制的 运作. 和
一个 交流 涉及 这 电路 提供 全部 4-quadrant multiplication.
和 这 dac 承载 至 1000 0000 0000, 调整 r1 为
V
输出
= 0 v (alternatively, 一个 能 omit r1 和 r2 和 调整
这 比率 的 r3 至 r4 为 v
输出
= 0 v). 全部-规模 修整 能
是 accomplished 用 调整 这 振幅 的 v
REF
或者 用 相异-
ing 这 值 的 r5.
作 在 单极的 运作, a1 必须 是 选择 为 低 v
OS
和
低 i
B
. r3, r4 和 r5 必须 是 选择 为 相一致 和 追踪-
ing. mismatch 的 2r3 至 r4 导致 两个都 补偿 和 全部-规模
错误. mismatch 的 r5 至 r4 或者 2r3 导致 全部-规模 错误. c1
阶段 补偿 (10 pf 至 50 pf) 将 是 必需的 为 sta-
bility, 取决于 在 放大器 使用.
AD7541A
A1
3
R2
*
V
DD
16
17
18
1
2
V
DD
R
FB
V
REF
管脚 4–15
地
OUT1
OUT2
R1
*
V
在
位 1 – 位 12
数字的
地面
相似物
一般
C1
33pF
AD544L
V
输出
AD544J
A2
R4
20k
Ω
R5
20k
Ω
R3
10k
Ω
R6
5k
Ω
10%
*
为 值 的 r1 和 r2
看 表格 1.
图示 5. 双极 运作 (4-quadrant multiplication)
表格 iii. 双极 代号 表格 为 补偿 二进制的 电路 的
图示 5
二进制的 号码 在 dac
MSB LSB 相似物 输出, v
输出
1 1 1 1 1 1 1 1 1 1 1 1 +V
在
2047
2048
1 0 0 0 0 0 0 0 0 0 0 1 +V
在
1
2048
1 0 0 0 0 0 0 0 0 0 0 0 0 伏特
0 1 1 1 1 1 1 1 1 1 1 1 –V
在
1
2048
0 0 0 0 0 0 0 0 0 0 0 0 –V
在
2048
2048
图示 6 和 表格 iv 显示 一个 alternative 方法 的 实现
双极 输出. 这 电路 运作 和 sign 加 巨大
代号 和 有 这 有利因素 的 给 12-位 决议 在 各自
quadrant, 对照的 和 11-位 决议 每 quadrant 为 这
电路 的 图示 5. 这 ad7592 是 一个 全部地 保护 cmos
changeover 转变 和 数据 latches. r4 和 r5 应当 相一致
各自 其它 至 0.01% 至 维持 这 精度 的 这 d/一个 con-
verter. mismatch 在 r4 和 r5 introduces 一个 增益 错误.
A2
AD7541A
A1
3
R2
*
V
DD
16
17
18
1
2
V
DD
R
FB
V
REF
管脚 4–15
地
OUT1
OUT2
R1
*
V
在
位 1 – 位 12
数字的
地面
相似物
一般
C1
33pF
AD544L
V
输出
AD544J
R5
20k
Ω
*
为 值 的 r1 和 r2
看 表格 1.
R4
20k
Ω
R3
10k
Ω
10%
1/2 ad7592jn
sign 位
图示 6. 12-位 加 sign 巨大 运作
表格 iv. 12-位 加 sign 巨大 代号 表格 为 电路
的 图示 6
Sign 二进制的 号码 在 dac
位 MSB LSB 相似物 输出, v
输出
0 1 1 1 1 1 1 1 1 1 1 1 1 +V
在
×
4095
4096
0 0 0 0 0 0 0 0 0 0 0 0 0 0 伏特
1 0 0 0 0 0 0 0 0 0 0 0 0 0 伏特
1 1 1 1 1 1 1 1 1 1 1 1 1 –V
在
×
4095
4096
便条: sign 位 的 “0” connects r3 至 地.