首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:965358
 
资料名称:ADP3421JRU
 
文件大小: 146K
   
说明
 
介绍:
Geyserville-Enabled DC-DC Converter Controller for Mobile CPUs
 
 


: 点此下载
  浏览型号ADP3421JRU的Datasheet PDF文件第4页
4
浏览型号ADP3421JRU的Datasheet PDF文件第5页
5
浏览型号ADP3421JRU的Datasheet PDF文件第6页
6
浏览型号ADP3421JRU的Datasheet PDF文件第7页
7

8
浏览型号ADP3421JRU的Datasheet PDF文件第9页
9
浏览型号ADP3421JRU的Datasheet PDF文件第10页
10
浏览型号ADP3421JRU的Datasheet PDF文件第11页
11
浏览型号ADP3421JRU的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 一个
ADP3421
–8–
一个 电阻 (r
CLS
) 连接 在 这 clset 和 地面
sets 一个 电流 那 是 内部 multiplied 用 一个 因素 的 三
和 flows 输出 的 这 cs– 管脚. 这 电阻 r
CL
连接 在
序列 和 这 cs– 管脚 至 这 负的 电流 sense 要点(i.e.,
这 输出 电压)sets 这 电压 那 必须 是 开发
横过 r
CS
至 trip 这 电流 限制 比较器. once 它 是 tripped,
这 cs– 电流 是 scaled 向下 用 二-thirds, 所以 这 inductor
电流 必须 ramp 向下 accordingly 至 重置 这 比较器.
核心 转换器 软-开始 计时器
这 软-开始 函数 限制 这 ramp-向上 时间 的 这 核心 volt-
age 在 顺序 至 减少 这 最初的 在-rush 电流 在 这 核心
输入 电压 (电池) 栏杆. 这 软-开始 电路 组成 的 一个
内部的 电流 源, 一个 外部 软-开始 定时 电容,
一个 内部的 转变 横过 这 电容,和 一个 比较器
monitoring 这 电容 电压.
这 软-开始 电容 是 使保持 释放 当 也 这
SD
信号 是 低 或者 这 设备 是 在 uvlo 模式. 作 soon 作
SD
是 设置
至 高, 和 vcc 和 v
上升 在之上 它们的 各自的 uvlo
门槛, 这 短的 横过 这 外部 定时 电容 是 移除,
这 内部的 软-开始 电流 源 begins 至承担 这
定时 电容. 在 这 承担 的 这 软-开始 电容, 这
电源 好的 信号 是 设置 至 低. 当 这 定时 电容 电压
reaches 一个 内部 设置 软-开始 末端 threshold, 这 核心
监控 window 比较器 输出 是 enabled, 准许 这
电源 好的 状态 至 是 决定. 如果 这 核心 电压 有
already settled 在里面 这 specified 限制 这 电源 好的 信号
变得 高, 否则 它 stays 低. 这 软-开始 电容 仍然是
charged 直到 也
SD
各自的 uvlo 门槛. 当 这个 occurs, 一个 内部的
转变 quickly discharges 这 软-开始 定时 电容 至 prepare
这 ic 为 一个 新 开始-向上 sequence.
软-开始 重新开始 锁 在
在 这 事件 那 一个 uvlo 事件 是 不 长 足够的 至 准许
glitch), 这 uvlo 事件 是 captured 用 一个 获得. 这 强迫 dis-
承担 的 这 软-开始 电容 将 continue 直到 一个 更小的
门槛 是 reached, 在 这个 时间 这 转换器 将 重新开始
和 一个 全部地 控制 软 开始.
1.5 v i/o 电压 调整器
二 管脚 控制 一个 外部 pnp, 为 例子, 晶体管 作
一个 直线的 调整器 为 一个 1.5 v 输出. 这 iodrv 管脚 直接地
驱动 这 根基 的 这 pnp 和
10
毫安 至 支持 一个 输出
电流 作 高 作 这 pnp’s 电流 增益 和 电源 消耗
能力 将 准许. 为 例子, 和 一个 高 增益 pnp 晶体管
此类 作 这 zetex zft788b (sot-223), 这 i/o 直线的 调整器
是 有能力 的 传送 顶峰 电流 的 更好 比 2.5 一个. 这
1.5 v 输出 是 连接 至 这iofb 管脚 至提供反馈.
2.5 v clk ldo 电压 调整器
二 管脚 控制 一个 外部 pnp 晶体管 作 一个 直线的 调整器
为 一个 2.5 v 输出. 这 clkdrv 管脚, 为 例子,直接地
驱动 这 根基 的 这 pnp 和
3 毫安 至 支持 一个 输出
电流 作 高 作 这 pnp’s 电流 增益 和 电源 消耗
能力 将 准许. 为 例子, 和 一个 高 增益 pnptransis-
tor 此类 作 这 zetex zft788b (sot-223), 这 clk 直线的
调整器 是 有能力 的 传送 顶峰 电流 的 更好 比
1.2 一个. 这 2.5 v 输出 是 连接 至 这 clkfb 管脚 至
提供 反馈.
直线的 调整器 软-开始 计时器
这 软-开始 计时器 电路 的 这 直线的 regulators 是 类似的 至
那 的 这 核心 转换器, 和 是使用 至 控制 这 ramp-向上
时间 的 这 直线的 调整器 输出 voltages. 为 最大
flexibility 在 controlling 这 开始-向上 sequence, 这 软-开始
函数 的 这 直线的 regulators 是 separated 从 那 的 这
核心 转换器.
水平的 翻译
这 水平的 翻译 converts 任何 数字的 输入 信号 至 一个 用户-
可编程序的 电压 水平的. 这个 能 是 使用 至 translate 一个
io-水平的 信号 (i.e., 1.5 v) 在 一个 clk-水平的 或者 vcc-水平的 或者
甚至 5 v-水平的 信号. 为 例子, 这 1.5 v ferr# 信号 能
是 转变 至 一个 3.3 v 水平的 为 这 pii-x4 chipset. 这 输出
信号 是 在 阶段 和 这输入, 和 它 是 不 需要 至 有
一个 拉-向上 在 这 输入 信号. 这 adp3421 提供 拉-向上
为 这 输入 信号 至 1.5 v. 这 仅有的 实际的 restriction 在
这 输入 信号 是 那 它 必须 不 阻止 拉-向上 至 1.5 v. 一个
外部 拉-向上 电阻 sets 这 输出 信号 水平的. throughput
时间 为 这 信号 使用 一个 150
拉-向上 电阻 是 5 ns (典型值).
应用 信息
overview—combined adp3421 和 adp3410 电源 con-
troller 为 pc 系统
这 adp3421 是 一个 电源 控制 那 能 提供 一个 regula-
tion 解决方案 为 所有 三 电源 围栏 的 一个 intel pentium ii 或者
iii 处理器. 一起 和 这 adp3410 驱动器 ic, 这些 ics
表格 一个 integral 部分 的 一个 pc 系统, featuring 一个 高-速
(<10 ns) 水平的 翻译, 接口 和 gcl 和 pii-x4
或者 其它 电源 管理 信号, 和 一个 电源 sequenced
切换 5 v 栏杆. 为高-回转-比率 微处理器, 这个
降低 这 总的 解决方案 费用 用 准许 这 quantity 的
输出 电容 至 是 使减少到最低限度 至 这 限制 的 what 这 buck
转换器 topology 和 这 电容 技术 能 准许.
推荐 configuration
这 adp3421 控制 这 规章制度 的 这 核心 电压 和-
输出 amplifiers 在 一个 唯一的 波纹 regulator 控制 至pology. 在
一个 专卖的 优化 补偿 configuration offered
用 相似物 设备, inc., 这 inductor 波纹 电流 是 保持 在 一个
fixed 可编程序的 值 当 这 输出 电压 是 管制
和 全部地 可编程序的 电压 安置 参数, 这个
能 是 tuned 至 优化 这 设计 为 任何 particular cpu
规章制度 specifications. 用 fixing 这 波纹 电流, 这 fre-
quency 变化 有关联的 和 改变 在 输出 电容
和 等效串联电阻 为 标准 波纹 regulators 将 不 呈现.
精确 电流 感觉到 是 需要 至 accomplish 精确 输出-
放 电压 安置, 这个, 在 转变, 是 必需的 至 准许 这
最小 号码 的 输出 电容 至 是 使用 至 包含
过往旅客. 一个 电流-sense 电阻 是 使用 在 这 inductor
和 这 输出 电容. 至 准许 这 控制 至 运作 和-
输出 amplifiers, 这 负的 反馈 信号 是 带去 从 这
inductor, 或者 upstream, 一侧 的 这 电流-sense 电阻, 和 这
积极的 反馈 信号 是 带去 从 这 downstream 一侧.
起作用的 电压 安置, 谁的 有利因素 是 描述 后来的,
有 二 参数 那 是 separately 控制. 这 负的
反馈 信号 使用 一个 电阻 分隔物 至 地面 在 这 ramp
管脚 至 create 这 准确的
补偿
电压 需要 为 电压 位置-
ing. 这积极的 反馈 信号 和 这 dac’s vid-控制
涉及 是 summed 在 这 reg 管脚 通过 电阻器 至 设置
这 desired 电压 安置
增益
. 这
专卖的 最优的 com-
pensation
是 一个 final 参数 那 必须 是 tuned 至 确保 那
这 电压 安置 是 不 带宽 限制. 这个 是 accom-
plished 用 使用 这 appropriately-sized 电容 在 并行的
和 这 电阻 那 sums 这 积极的 反馈 信号. 这
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com