首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:965444
 
资料名称:ADS826E(1)
 
文件大小: 204K
   
说明
 
介绍:
10-Bit, 60MHz Sampling ANALOG-TO-DIGITAL CONVERTER
 
 


: 点此下载
  浏览型号ADS826E(1)的Datasheet PDF文件第8页
8
浏览型号ADS826E(1)的Datasheet PDF文件第9页
9
浏览型号ADS826E(1)的Datasheet PDF文件第10页
10
浏览型号ADS826E(1)的Datasheet PDF文件第11页
11

12
浏览型号ADS826E(1)的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
12
®
ads823, ads826
snr 是 给 用 这 下列的 等式. 如果 这个 值 是 near
your 系统 (所需的)东西, 输入 时钟 jitter 必须 是 减少.
在哪里: ƒ
是 输入 信号 频率
t
一个
是 rms 时钟 jitter
特别 在 undersampling 产品, 特定的 考虑-
ation 应当 是 给 至 时钟 jitter. 这 时钟 输入 应当
是 treated 作 一个 相似物 输入 在 顺序 至 达到 这 最高的
水平的 的 效能. 任何 越过 或者 undershoot 的 这
时钟 信号 将 导致 降级 的 这 效能.
当 digitizing 在 高 抽样 比率, 这 时钟 应当
有 50% 职责 循环 (t
H
= t
L
), along 和 快 上升 和 下降
时间 的 2ns 或者 较少. 至 估计 这 典型 效能
背离 为 时钟 职责 循环 在 这 范围 的 50%
±
7.5%,
谈及 至 图示 9. 这 时钟 输入 的 这 ads826 能 是
驱动 和 也 3v 或者 5v 逻辑 水平. 使用 低-电压
逻辑 (3v) 将 含铅的 至 改进 交流 效能 的 这
转换器.
它 是 推荐 至 保持 这 电容的 加载 在 这 数据
线条 作 低 作 可能 (
15pf). 高等级的 电容的 加载
将 导致 大 动态 电流 作 这 数字的 输出 是
changing. 那些 高 电流 surges 能 喂养 后面的 至 这
相似物 portion 的 这 ads823 和 ads826 和 影响
效能. 如果 需要, 外部 缓存区 或者 latches 关闭
至 这 转换器’s 输出 管脚 将 是 使用 至 降低 这
电容的 加载. 它们 也 提供 这 增加 益处 的
isolating 这 ads823 和 ads826 从 任何 数字的 噪音
activities 在 这 总线 连接 后面的 高 频率 噪音.
数字的 输出 驱动器 (vdrv)
这 ads823 和 ads826 特性 一个 专心致志的 供应 管脚 为
这 输出 逻辑 驱动器, vdrv, 这个 是 不 内部
连接 至 这 其它 供应 管脚. 设置 这 电压 在
vdrv 至 +5v 或者 +3v, 这 ads823 和 ads826 生产
相应的 逻辑 水平 和 能 直接地 接口 至 这
选择 逻辑 家族. 这 输出 stages 是 设计 至
供应 sufficient 电流 至 驱动 一个 多样性 的 逻辑 families.
不管怎样, 它 是 推荐 至 使用 这 ads823 和 ads826
和 +3v 逻辑 供应. 这个 将 更小的 这 电源 消耗
在 这 输出 stages 预定的 至 这 更小的 输出 摆动 和 减少
电流 glitches 在 这 供应 线条 这个 将 影响 这 交流-
效能 的 这 转换器. 在 一些 产品, 它 might
是 advantageous 至 分离 这 vdrv 管脚 和 额外的
电容 或者 一个 pi-过滤.
数字的 输出
这 输出 数据 format 的 这 ads823 和 ads826 是 在
积极的 笔直地 补偿 二进制的 代号 (看 tables i 和 ii). 这个
format 能 容易地 是 转变 在 这 二’s 二进制的 comple-
ment 代号 用 反相的 这 msb.
+fs –1lsb (在 = reft) 1111111111
+1/2 全部 规模 1100000000
双极 零 (在 = v
CM
) 1000000000
–1/2 全部 规模 0100000000
–fs (在 = refb) 0000000000
单独的-结束 输入 笔直地 补偿 二进制的
(在 = cmv) (sob)
表格 i. 编码 表格 为 单独的-结束 输入 configura-
tion 和 在 系 至 这 一般模式 电压
(v
CM
).
+fs –1lsb (在 = +3v, 在 = +2v) 1111111111
+1/2 全部 规模 1100000000
双极 零 (在 = 在 = v
CM
) 1000000000
–1/2 全部 规模 0100000000
–fs (在 = +2v, 在 = +3v) 0000000000
笔直地 补偿 二进制的
差别的 输入 (sob)
表格 ii. 编码 表格 为 差别的 输入 configura-
tion 和 2vp-p 全部-规模 范围.
Jitter SNR
t
rms 信号 rms 噪音
一个
=
ƒ
20
1
2
log
π
时钟 职责 循环 (t
H
/t
L
x 100%)
80
75
70
65
60
55
50
57.5 55 52.5 50 47.5 45 42.5
(dbfs)
SFDR
SNR
图示 9. ads823 和 ads826 职责 循环 敏锐的.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com