首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:96666
 
资料名称:ADSP-2171BS-133
 
文件大小: 664.55K
   
说明
 
介绍:
DSP Microcomputer
 
 


: 点此下载
  浏览型号ADSP-2171BS-133的Datasheet PDF文件第1页
1
浏览型号ADSP-2171BS-133的Datasheet PDF文件第2页
2
浏览型号ADSP-2171BS-133的Datasheet PDF文件第3页
3

4
浏览型号ADSP-2171BS-133的Datasheet PDF文件第5页
5
浏览型号ADSP-2171BS-133的Datasheet PDF文件第6页
6
浏览型号ADSP-2171BS-133的Datasheet PDF文件第7页
7
浏览型号ADSP-2171BS-133的Datasheet PDF文件第8页
8
浏览型号ADSP-2171BS-133的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 一个
–4–
adsp-2171/adsp-2172/adsp-2173
管脚 描述
这 adsp-217x 是 有 在 128-含铅的 tqfp 和 128-含铅的
pqfp 包装. 表格 i 包含 这 管脚 描述.
表格 i. adsp-217x 管脚 列表
管脚 #
输入/
名字 管脚 输出 函数
地址 14 O 地址 输出 为 程序,
数据 激励 记忆 spaces
数据 24 i/o 数据 i/o 管脚 为 程序
和 数据 memories. 输入
仅有的 为 激励 记忆 空间,
和 二 msbs 使用 作 激励
空间 地址.
重置
1 I 处理器 重置 输入
IRQ2
1 I 外部 中断 要求 #2
BR
1 I 外部 总线 要求 输入
BG
1 O 外部 总线 grant 输出
BGH
1 O 外部 总线 grant hang 输出
PMS
1 O 外部 程序 记忆 选择
DMS
1 O 外部 数据 记忆 选择
BMS
1 O 激励 记忆 选择
RD
1 O 外部 记忆 读 使能
WR
1 O 外部 记忆 写 使能
MMAP 1 I 记忆 编排 选择
clkin,
XTAL 2 I 外部 时钟 或者 quartz 结晶
输入
1 I hip 选择 输入
HACK
1 O hip acknowledge 输出
HSIZE 1 8/16 位 host 选择 输入
0 = 16-位; 1 = 8-位
BMODE 1 I 激励 模式 选择 输入
0 = 非易失存储器/数据 总线; 1 = hip
HMD0 1 I 总线 strobe 选择 输入
0 = rd, wr; 1 = rw, ds
HMD1 1 I hip 地址/数据 模式 选择
输入 0 = 独立的; 1 =
多路复用
HRD
/hrw 1 I hip 读 strobe/读/写
选择 输入
HWR
/
HDS
1 I hip 写 strobe/host 数据
strobe 选择 输入
hd15–0/
had15-0 16 i/o hip 数据/数据 和 地址
ha2/ale 1 I host 地址 2/地址 获得
使能 输入
ha1–0/
Unused 2 I host 地址 1 和 0 输入
SPORT0 5 i/o 串行 端口 0 i/o 管脚 (tfs0,
rfs0, dt0, dr0, sclk0)
SPORT1 5 i/o 串行 端口 1 i/o 管脚
或者
IRQ1
(rfs1) 1 I 外部 中断 要求 #0
SCLK1 1 O 可编程序的 时钟 输出
fo (dt1) 1 O 标记 输出 管脚
fi (dr1) 1 I 标记 输入 管脚
FL2–0 3 O 一般 目的 标记 输出
管脚
V
DD
6 电源 供应 管脚
11 地面 管脚
PWD
1 I powerdown 管脚
PWDACK 1 O powerdown acknowledge 管脚
host 接口 端口
这 adsp-217x host 接口 端口 是 一个 并行的 i/o 端口 那 al-
lows 为 一个 容易 连接 至 一个 host 处理器. 通过 这
hip, 这 adsp-217x 能 是 使用 作 一个 记忆-编排 periph-
eral 至 一个 host 计算机. 这 hip 能 是 想法 的 作 一个 范围
的 双-ported 记忆, 或者 mailbox 寄存器, 那 准许 commu-
nication 在 这 computational 核心 的 这 adsp-217x 和
这 host 计算机.
这 hip 是 完全地 异步的. 这 host 处理器 能
写 数据 在 这 hip 当 这 adsp-217x 是 运行 在 全部
速.
这 hip 能 是 配置 和 这 下列的 管脚:
hsize configures hip 为 8-位 或者 16-位 交流 和
这 host 处理器.
bmode (当 mmap = 0) 确定 whether 这 adsp-
217x boots 从 这 host 处理器 (通过 这 hip) 或者 ex-
ternal 非易失存储器 (通过 这 数据 总线).
hmd0 configures 这 总线 strobes 作 独立的 读 和 写
strobes, 或者 一个 单独的 读/写 选择 和 一个 host 数据 strobe.
hmd1 选择 独立的 地址 (3-位) 和 数据 (16-位)
buses, 或者 一个 多路复用, 16-位 地址/数据 总线 和 地址
获得 使能.
tying 这些 管脚 至 适合的 值 configures 这 adsp-
217x 为 笔直地-线 接口 至 一个 多样性 的 工业-标准
微处理器 和 microcomputers.
在 8-位 读, 这 adsp-217x 三-states 这 upper 第八 位
的 这 总线. 当 这 host 处理器 写 一个 8-位 值 至 这
hip, 这 upper 第八 位 是 所有 zeros. 为 额外的 informa-
tion 谈及 至 这
adsp-2100 家族 用户’s 手工的
.
hip 运作
这 hip 包含 六 数据 寄存器 (hdr5–0) 和 二 状态
寄存器 (hsr7–6) 和 一个 有关联的 hmask 寄存器 为
masking 中断 从 单独的 hip 数据 寄存器. 所有 hip
数据 寄存器 是 记忆-编排 在 这 内部的 数据
记忆 的 这 adsp-217x. hip transfers 能 是 managed 美国-
ing 也 中断 或者 一个 polling scheme. 这些 寄存器 是
显示 在 这 部分 “adsp-217x 寄存器.”
这 hip 准许 一个 软件 重置 至 是 执行 用 这 host
处理器. 这 内部的 软件 重置 信号 是 asserted 为 five
adsp-217x 处理器 循环.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com