首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:977384
 
资料名称:CY7B923-JI
 
文件大小: 629K
   
说明
 
介绍:
HOTLink⑩ Transmitter/Receiver
 
 


: 点此下载
  浏览型号CY7B923-JI的Datasheet PDF文件第9页
9
浏览型号CY7B923-JI的Datasheet PDF文件第10页
10
浏览型号CY7B923-JI的Datasheet PDF文件第11页
11
浏览型号CY7B923-JI的Datasheet PDF文件第12页
12

13
浏览型号CY7B923-JI的Datasheet PDF文件第14页
14
浏览型号CY7B923-JI的Datasheet PDF文件第15页
15
浏览型号CY7B923-JI的Datasheet PDF文件第16页
16
浏览型号CY7B923-JI的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
CY7B923
CY7B933
13
hotlink cy7b923 传输者 和 cy7b933
接受者 运作
这 cy7b923 传输者 运行 和 这 cy7b933 re-
ceiver 表格 一个 一般 目的 数据 communications sub-
系统 有能力 的 transporting 用户 数据 在 向上 至 33mbytes
每 第二 (40 mbytes 每 第二 为 -400 设备) 在 sev-
eral 类型 的 串行 接口 媒介.
图示 2
illustrates 这 流动
的 数据 通过 这 hotlink cy7b923 传输者 pipeline. 数据 是
latched 在 这 传输者 在 这 rising 边缘 的 ckw 当 使能
用 ena
或者 enn. rp是 asserted 低 和 一个 60% 低/40% 高
职责 循环 当 ena
是 低. rp将 是 使用 作 一个 读 strobe 为
accessing 数据 贮存 在 一个 先进先出. 这 并行的 数据 flows 通过 这
encoder 和 是 然后 shifted 输出 的 这 outx
±
pecl 驱动器. 这
位-比率 时钟 是 发生 内部 从 一个 乘以-用-ten pll 时钟
发生器. 这 latency 通过 这 传输者 是 大概 21tb
10 ns 在 这 运行 范围. 一个 更多 完全 描述 是
建立 在 这 部分 cy7b923 hotlink 传输者 运行 模式
描述
.
图示 3
illustrates 这 数据 流动 通过 这 hotlink
cy7b933 接受者 pipeline. 串行 数据 是 抽样 用 这 re-
ceiver 在 这 inx
±
输入. 这 接受者 pll locks 面向 这
串行 位 stream 和 发生 一个 内部的 位 比率 时钟. 这
位 stream 是 deserialized, 解码 和 然后 提交 在 这
并行的 输出 管脚. 一个 字节 比率 时钟 (位 时钟
÷
10) synchro-
nous 和 这 并行的 数据 是 提交 在 这 ckr 管脚. 这
RDY
管脚 将 是 asserted 至 低 至 表明 那 数据 或者 控制
characters 是 呈现 在 这 输出. rdy
将 不 是 assert-
ed 低 在 一个 地方 的 k28.5s 除了 为 任何 单独的 k28.5 或者 这
last 一个 在 一个 持续的 序列 的 k28.5’s. 这 latency 通过
这 接受者 是 大概 24t
B
+ 10 ns 在 这 运行
范围. 一个 更多 完全 描述 的 这 接受者 是 在 这
部分 cy7b933 hotlink 接受者 运行 模式 de-
scription
这 hotlink 接受者 有 一个 建造-在 字节 framer 那 synchro-
nizes 这 接受者 pipeline 和 新当选的 同步 (k28.5) char-
acters.
图示 4
illustrates 这 hotlink cy7b933 接受者 framing
运作. 这 framer 是 使能 当 这 rf 管脚 是 asserted 高.
rf 是 latched 在 这 接受者 在 这 下落 边缘 的 ckr. 这 framer
looks 为 k28.5 characters embedded 在 这 串行 数据 stream. 当
一个 k28.5 是 建立, 这 framer sets 这 并行的 字节 boundary 为 sub-
sequent 数据 至 这 k28.5 boundary. 当 这 framer 是 使能, 这
RDY
管脚 indicates 这 状态 的 这 framing 运作.
图示 2. cy7b923 传输者 数据 pipeline
CKW
ENA
D0
7,
sc/d
,
SVS
RP
k28.5
k28.5
数据
latched 在
数据 sent
数据
OUTX
±
传输者 LATENCY = 21 t
B
10ns
数据
B923–18
图示 3. cy7b933 接受者 数据 pipeline 在 encoded 模式
CKR
Q0
7,
sc/d
,
RVS
RDY
INX
±
数据k28.5
数据
k28.5
串行 数据 在
并行的
数据
输出
RDY
是 高 在 地方 的 k28.5s
RDY
低 为 last k28.5
数据
RDY 数据
接受者 latency= 24 t
B
+10ns
B923–19
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com