cy7c132/cy7c136
cy7c142/cy7c146
6
写 循环
[15]
t
WC
写 循环 时间 35 45 55 ns
t
SCE
CE低 至 写 终止 30 35 40 ns
t
AW
地址 设置-向上 至 写 终止 30 35 40 ns
t
HA
地址 支撑 f只读存储器 写 终止 2 2 2 ns
t
SA
地址 设置-向上 至 写 开始 0 0 0 ns
t
PWE
r/w脉冲波 宽度 25 30 30 ns
t
SD
数据 设置-向上 至 写 终止 15 20 20 ns
t
HD
数据 支撑 从 写 终止 0 0 0 ns
t
HZWE
r/w低 至 高 z
[10]
20 20 25 ns
t
LZWE
r/w高 至 低 z
[10]
000ns
busy/中断定时
t
BLA
BUSY低 从 地址 相一致 20 25 30 ns
t
BHA
BUSY高 从 地址 mismatch
[16]
20 25 30 ns
t
BLC
BUSY低 从 ce低 20 25 30 ns
t
BHC
BUSY高 从 ce高
[16]
20 25 30 ns
t
PS
端口 设置 向上 为 priority 5 5 5 ns
t
WB
r/w低 之后 busy低
[17]
000ns
t
WH
r/w高 之后 busy高 30 35 35 ns
t
BDD
BUSY高 至 有效的 数据 35 45 45 ns
t
DDD
写数据 有效的 至 读 数据 有效的 便条
18
便条
18
便条
18
ns
t
WDD
写 脉冲波 至数据 延迟 便条
18
便条
18
便条
18
ns
中断 定时
[19]
t
WINS
r/w至 中断设置 时间 25 35 45 ns
t
EINS
CE至 中断设置 时间 25 35 45 ns
t
INS
地址 至 中断设置 时间 25 35 45 ns
t
OINR
OE至 中断重置 时间
[16]
25 35 45 ns
t
EINR
CE至 中断重置 时间
[16]
25 35 45 ns
t
INR
地址 至 中断重置 时间
[16]
25 35 45 ns
注释:
11. 测试 conditions 假设 信号 转变 德州仪器mes 的 5 ns 或者 较少, 定时 涉及 水平 的 1.5v, 输入 脉冲波 水平 的 0 至 3.0v 和 输出加载 的 这 指定
I
OL
/i
oh,
和 30-pf 加载 电容.
12. 交流 测试 情况 使用 v
OH
= 1.6v 和 v
OL
= 1.4v.
13. 在 任何 给 温度 和 电压 情况 为 任何 给 设备, t
HZCE
是 较少 比 t
LZCE
和 t
HZOE
是 较少 比 t
LZOE
.
14. t
LZCE
, t
LZWE
, t
HZOE
, t
lzoe,
t
hzce,
和 t
HZWE
是 测试 和 c
L
= 5pf 作 在 部分 (b) 的 交流 测试 负载
.
转变 是 量过的 ±500 mv 从 稳步的-状态 电压.
15. 这 内部的 写 时间 的 这 记忆 是 defined 用 这 overlap 的 ce
低 和 r/w 低. 两个都 信号 必须 是 低 至 initiate 一个 写 和 也 信号 能 terminate
一个 写 用 going 高. 这 数据 输入 建制 和 支撑 定时 应当 是 关联 至 这 rising 边缘 的 这 信号 那 terminates 这 写.
16. 这些 参数 是 量过的 从 这 在放 信号 changing, 直到 这 输出 管脚 变得 至 一个 高-impedance 状态.
17. cy7c142/cy7c146 仅有的.
18. 一个 写 运作 在 端口 一个, 在哪里 端口 一个 有 priority, leaves 这 数据 在 端口 b’s 输出 undisturbed 直到 一个 进入 time 之后 一个 的 这 下列的:
BUSY
在 端口 b 变得 高.
端口 b’s 地址 toggled.
CE为 端口 b 是 toggled.
r/w为 端口 b 是 toggled 在 有效的 读.
19. 52-管脚 plcc 和 pqfp 版本 仅有的.
切换 特性
在 这 运行 范围
[6, 11]
(持续)
7c132-35
7c136-35
7c142-35
7c146-35
7c132-45
7c136-45
7c142-45
7c146-45
7c132-55
7c136-55
7c142-55
7c146-55