CY7C53150
CY7C53120
文档 #: 38-10001 rev. *d 页 8 的 12
驱动 至 2.4v
驱动 至 0.4v
2.0v
0.8v
B
一个
2.0v
0.8v
一个 — 信号 有效的-至-信号 有效的 规格ification (最大 或者 最小)
b — 信号 有效的-至-信号 invalid 规格 (最大 或者 最小)
图示 4. 驱动 水平 和 测试 要点 水平 为定时 规格 除非 否则 指定
V
OL
+ 0.5 v
V
OH
– 0.5 v
V
OH
– 量过的 高 输出 驱动 水平的
V
OL
– 量过的 低 输出 驱动 水平的
图示 5. 测试 要点 水平 为 驱动-至-三-状态 时间 度量
测试 信号
C
L
= 30 pf
I
加载
= 1.4 毫安
V
DD
/2
图示 6. 信号 加载 为 驱动-至-三-状态 时间 度量
图示 7. 外部 记忆 接口 定时 图解
记忆 读 记忆 写 记忆 写记忆 读
数据 (输出)
30 pf 加载
数据 (在)
r/w
30 pf 加载
30 pf 加载
(a0 – a15)
E
20 pf 加载
t
DSR
t
DHR
t
DSR
t
cyc
t
DDW
t
RD
t
RH
t
WR
PW
EH
数据 输出
地址 地址 地址 地址
数据 在
地址
(d0 – d7)
数据 输出
数据 在
t
DHR
(d0 – d7)
t
AD
t
AD
t
AD
t
AD
t
AH
t
AH
t
AH
t
AH
t
WH
PW
EL
t
DDW
t
DDZ
t
DHZ
t
DDZ
t
DHZ
t
DHW
t
DHW