应用 Hints
(持续)
Controlling 这 时钟 ringing 是 特别 difficult 因为 的
这 相关的 巨大 的 这 容许的 ringing, 对照的 至
巨大 的 这 转变. 在 这个 情况 它 是 1V 输出 的 20V 或者
仅有的 5
%
. Ringing 能 是 控制 用 damping 这 时钟
驱动器 和 降低 这 线条 电感.
Damping 这 时钟 驱动器 用 放置 一个 阻抗 在 序列
和 它的 输出 是 有效的, 但是 那里 是 一个 限制 自从 它 也
slows 向下 这 上升 和 下降 时间 的 这 时钟 信号. 因为
这 典型 时钟 驱动器 能 是 更 faster 比 这 worst
情况 驱动器, 这 damping 电阻 serves 这 有用的 函数
的 限制的 这 最小 上升 和 下降 时间. 这个 是 非常 impor-
tant 因为 这 faster 这 上升 和 下降 时间, 这 worse 这
ringing 问题 变为. 这 大小 的 这 damping 电阻
varies 因为 它 是 依赖 在 这 详细信息 的 这 真实的
应用. 它 必须 是 决定 empirically. 在 实践 一个
阻抗 的 10
Ω
至 20
Ω
是 通常地 最佳的.
限制的 这 电感 的 这 时钟 线条 能 是 accom-
plished 用 降低 它们的 长度 和 用 laying 输出 这 线条
此类 那 这 返回 电流 是 closely 结合 至 这 时钟
线条. 当 降低 这 长度 的 时钟 线条 它 是 impor-
tant 至 降低 这 距离 从 这 时钟 驱动器 输出 至
这 furthest 要点 正在 驱动. 因为 的 这个, 记忆
boards 是 通常地 设计 和 时钟 驱动器 在 这 中心
的 这 记忆 排列, 相当 比 在 一个 一侧, 减少 这
最大 距离 用 一个 因素 的 2.
使用 multilayer 打印 电路 boards 和 时钟 线条 sand-
wiched 在 这 V
DD
和 V
SS
电源 plains 降低
这 电感 的 这 时钟 线条. 它 也 serves 这 函数
的 阻止 这 clocks 从 连接 噪音 在 输入 和
输出 线条. Unfortunately multilayer 打印 电路 boards
是 更多 expensive 比 二 sided boards. 这 用户 必须
制造 这 decision 作 至 这 necessity 的 multilayer boards.
Suffice 它 至 say here, 那 可依靠的 记忆 boards 能 是 de-
signed 使用 二 sided 打印 电路 boards.
因为 的 这 数量 的 电流 那 这 时钟 驱动器 必须
供应 至 它的 电容的 加载, 这 分发 的 电源 至 这
时钟 驱动器 必须 是 考虑.
图示 4
给 这 idealized
电压 和 电流 波形 为 一个 时钟 驱动器 驱动 一个
1000 pF 电容 和 20 ns 上升 和 下降 时间.
作 能 是 seen 这 电流 是 重大的. 这个 电流 flows
在 这 V
DD
和 V
SS
电源 线条. 任何 重大的 电感 在
这 线条 将 生产 大 电压 过往旅客 在 这 电源
供应. 一个 绕过 电容, 作 关闭 作 可能 至 这
时钟 驱动器, 是 helpful 在 降低 这个 问题. 这个 用-
通过 是 大多数 有效的 当 连接 在 这 V
SS
和
V
DD
供应. 这 大小 的 这 绕过 电容 取决于 在
这 数量 的 电容 正在 驱动. 使用 一个 低 induc-
tance 电容, 此类 作 一个 陶瓷的 或者 silver mica, 是 大多数 ef-
fective. 另一 helpful 技巧 是 至 run 这 V
DD
和 V
SS
线条, 至 这 时钟 驱动器, 调整 至 各自 其它. 这个 tends 至
减少 这 线条 电感 和 因此 这 巨大 的
这 电压 过往旅客.
当 discussing 这 时钟 驱动器, 它 应当 是 pointed 输出
那 这 DS0026 是 一个 相当地 低 输入 阻抗 设备.
它 是 可能 至 couple 电流 噪音 在 这 输入 没有
seeing 一个 重大的 电压. 自从 这 噪音 是 difficult 至 de-
tect 和 一个 oscilloscope 它 是 常常 overlooked.
lastly, 这 时钟 线条 必须 是 考虑 作 噪音 genera-
tors.
图示 5
显示 一个 时钟 结合 通过 一个 parasitic cou-
pling 电容, C
C
, 至 第八 数据 输入 线条 正在 驱动 用
一个 7404. 一个 parasitic lumped 线条 电感, l, 是 也 显示.
Let 美国 假设, 为 这 sake 的 argument, 那 C
C
is1pFand
那 这 上升 时间 的 这 时钟 是 高 足够的 至 完全地
分开 这 时钟 瞬时 从 这 7404 因为 的 这 在-
ductance, l.
ds005853-18
图示 3. 时钟 波形
ds005853-19
图示 4. 时钟 波形 (电压 和 电流)
DS0026
www.国家的.com 6