应用 Hints
(持续)
和 一个 时钟 转变 的 20V 这 巨大 的 这 电压
发生 横过 C
L
是:
这个 有 被 一个 hypothetical 例子 至 emphasize 那
和 20V 低 上升/下降 时间 transitions, parasitic elements 能
不 是 neglected. 在 这个 例子, 1 pF 的 parasitic capaci-
tance 可以 导致 系统 运转, 因为 一个 7404
没有 一个 拉 向上 电阻 有 典型地 仅有的 0.3v 的 噪音 三月-
gin 在 这 “1” 状态 在 25˚c. 的 航线 它 是 stretching things 至
假设 那 这 电感, l, 完全地 isolates 这 时钟
瞬时 从 这 7404. 不管怎样, 它 做 要点 输出 这 需要
至 降低 电感 在 输入/输出 作 好 作 时钟 线条.
这 输出 是 电流, 所以 它 是 更多 meaningful 至 examine
这 电流 那 是 结合 througha1pFparasitic capaci-
tance. 这 电流 将 是:
这个 超过 这 总的 输出 电流 摆动 所以 它 是 obviously
重大的.
时钟 连接 至 输入 和 输出 能 是 使减少到最低限度 用
使用 multilayer 打印 电路 boards, 作 提到 previ-
ously, physically isolating 时钟 线条 和/或者 运动 时钟
线条 在 正确的 angles 至 输入/输出 线条. 所有 的 这些 tech-
niques tend 至 降低 parasitic 连接 电容 从
这 clocks 至 这 信号 在 question.
在 considering 时钟 连接 它 是 也 重要的 至 有 一个
详细地 知识 的 这 函数的 特性 的 这
设备 正在 使用. 作 一个 例子, 为 这 mm5262, cou-
pling 噪音 从 这
φ
2 时钟 至 这 地址 线条 是 的 非 par-
ticular consequence. 在 这 其它 hand 这 地址 输入
将 是 敏感的 至 噪音 结合 从
φ
1 时钟.
ds005853-20
图示 5. 时钟 连接
DS0026
www.国家的.com7