10 altera 公司
acex 1k 可编程序的 逻辑 设备 家族 数据 薄板
图示 2. acex 1k 设备 在 双-端口 内存 模式
便条 (1)
注释:
(1) 所有 寄存器 能 是 asynchronously cleared 用 eab local interconnect 信号, global 信号, 或者 这 碎片-宽 重置.
(2) ep1k10, ep1k30, 和 ep1k50 设备 有 88 eab local interconnect 途径; ep1k100 设备 有 104 eab
local interconnect 途径.
这 eab 能 使用 altera megafunctions 至 执行 双-端口 内存
产品 在哪里 两个都 端口 能 读 或者 写, 作 显示 在图示 3. 这
acex 1k eab 能 也 是 使用 在 一个 单独的-端口 模式 (看图示 4).
column interconnect
eab local
interconnect (2)
专心致志的 clocks
24
D
ENA
Q
D
ENA
Q
D
ENA
Q
D
ENA
Q
D
ENA
Q
data[ ]
rdaddress[ ]
wraddress[ ]
内存/只读存储器
256
×
16
512
×
8
1,024
×
4
2,048
×
2
数据 在
读 地址
写 地址
读 使能
写 使能
数据 输出
4, 8, 16, 32
4, 8, 16, 32
outclocken
inclocken
inclock
outclock
D
ENA
Q
写
脉冲波
发生器
rden
wren
multiplexers 准许 读
地址 和 读
使能 寄存器 至 是
clocked 用 inclock 或者
outclock 信号.
行 interconnect
4, 8
专心致志的 输入 &放大;
global 信号