12 altera 公司
acex 1k 可编程序的 逻辑 设备 家族 数据 薄板
eabs 能 是 使用 至 执行 同步的 内存, 这个 是 easier 至 使用
比 异步的 内存. 一个 电路 使用 异步的 内存 必须
发生 这 内存 写 使能 信号, 当 ensuring 那 它的 数据 和
地址 信号 满足 建制 和 支撑 时间 规格 相关的 至 这
写 使能 信号. 在 contrast, 这 eab’s 同步的 内存 发生 它的
自己的 写 使能 信号 和 是 自-安排时间 和 遵守 至 这 输入 或者 写
时钟. 一个 电路 使用 这 eab’s 自-安排时间 内存 必须 仅有的 满足 这 建制
和 支撑 时间 规格 的 这 global 时钟.
当 使用 作 内存, 各自 eab 能 是 配置 在 任何 的 这 下列的
sizes: 256
×
16; 512
×
8; 1,024
×
4; 或者 2,048
×
2.图示 5显示 这 acex 1k
eab 记忆 配置.
图示 5. acex 1k eab 记忆 configurations
大 blocks 的 内存 是 创建 用 结合 多样的 eabs. 为
例子, 二 256
×
16 内存 blocks 能 是 联合的 至 表格 一个 256
×
32
块, 和 二 512
×
8 内存 blocks 能 是 联合的 至 表格 一个
512
×
16 块.图示 6显示 examples 的 多样的 eab 结合体.
图示 6. examples 的 结合 acex 1k eabs
256
×
16 512
×
8 1,024
×
4
2,048
×
2
512
×
8
512
×
8
256
×
16
256
×
16
256
×
32
512
×
16