genesis 微芯
gm5060 / gm5060-h 数据 薄板
二月 2002 c5060-dat-01g
9
名字 i/o Ball# 描述
DBGRN3
DBGRN2
DBGRN1
DBGRN0
A19
A20
B19
B20
DBBLU7
DBBLU6
DBBLU5
DBBLU4
DBBLU3
DBBLU2
DBBLU1
DBBLU0
o c19
C20
D18
D19
D20
E18
E19
E20
显示 输出 蓝 数据(odd 或者 正确的 pixel).
[tri-状态 输出, 可编程序的 drive 0-24ma, 不 5v-tolerant]
表格 7. 框架 store 接口 信号
名字 i/o Ball# 描述
FSCLK O T3 sdram 时钟. 这个 信号 是 rising 边缘 起作用的.
[tri-状态 输出, 可编程序的驱动 0-24ma, 不 5v-tolerant]
FSCKE O U1 sdram 时钟 使能. 这个 信号 是 起作用的 高.
[tri-状态 输出, 8ma 驱动, 5v-tolerant]
FSRAS O V1 sdram 行 地址 strobe. 这个 信号 是 起作用的 低
[tri-状态 输出, 8ma 驱动, 5v-tolerant]
FSCAS O U3 sdram column 地址 strobe. 这个 信号 是 起作用的 低.
[tri-状态 输出, 8ma 驱动, 5v-tolerant]
FSWE O U2 sdram 写 使能.这个 信号 是 起作用的 低.
[tri-状态 输出, 8ma 驱动, 5v-tolerant]
FSDQM3
FSDQM2
FSDQM1
FSDQM0
o w12
V12
Y8
W8
sdram 数据 masks. 各自 位 使能 一个 的 四sdram 字节 “lanes”. 这个 准许 host osd 进入
至 这 sdram 至 是 字节 oriented. 这个 信号 是 起作用的 高.
位 0 使能 fsdata(7:0).
位 1 使能 fsdata(15:8).
位 2 使能 fsdata(23:16).
位 3 使能 fsdata(31:24).
[tri-状态 输出, 8ma 驱动, 5v-tolerant]
FSADDR13
FSADDR12
FSADDR11
FSADDR10
FSADDR9
FSADDR8
FSADDR7
FSADDR6
FSADDR5
FSADDR4
FSADDR3
FSADDR2
FSADDR1
FSADDR0
io v2
W1
Y1
W2
Y2
V3
W3
Y3
V4
W4
Y4
V5
W5
Y5
sdram 多路复用 地址 总线.
fsaddr[13:0] 是 使用 为 bootstrapping配置. 看 部分 4.17.
[bidirectional, 8ma 驱动 输出, 5v-tolerant]