14
LTC1290
U
S
一个
O
PP
L
IC
在
I
WU
U
I 为 ATIO
微处理器 接口
这 ltc1290 能 接口 直接地 (没有 外部 hard-
ware) 至 大多数 popular 微处理器 (mpu) synchro-
nous 串行 formats (看 表格 2). 如果 一个 mpu 没有 一个
串行 接口 是 使用, 然后 四 的 这 mpu’s 并行的 端口
线条 能 是 编写程序 至 表格 这 串行 link 至 这
ltc1290. 包含 here 是 二 串行 接口 examples
和 一个 例子 表明 一个 并行的 端口 编写程序 至
表格 这 串行 接口
串行 端口 微处理器
大多数 同步的 串行 formats 包含 一个 变换 时钟
(sclk) 和 二 数据 线条, 一个 为 transmitting 和 一个 为
接到. 在 大多数 具体情况 数据 位 是 transmitted 在 这
下落 边缘 的 这 时钟 (sclk) 和 captured 在 这 rising
边缘. 不管怎样, 串行 端口 formats 相异 among mpu
manufactures 作 至 这 smallest 号码 的 位 那 能 是
sent 在 一个 组 (e.g., 4-位, 8-位 或者 16-位 transfers).
它们 也 相异 作 至 这 顺序 在 这个 这 位 是
transmitted (lsb 或者 msb 第一). 这 下列的 examples
显示 如何 这 ltc1290 accommodates 这些 differences.
图示 4. cs 低 在 转换 (cs 必须 go 高 至 低 once 至 insure 恰当的 运作 在 这个 模式)
B11 B10 B9 B8 B7 B6 B5 B4 B3 B2 B1 B0B11 B10 B9 B8 B7 B6 B5 B4 B3 B2 B1 B0
变换 结果 输出
和 新 地址 在
SCLK
CS
D
输出
D
在
t
SMPL
样本 相似物
输入
变换
mux 地址
在
ltc1290 f04
48 至 52
aclk cyc
sclk 必须
仍然是 低
don’t 小心
图示 3. cs 高 在 转换
B11B10B9B8B7B6B5B4B3B2B1B0B11 B10 B9 B8 B7 B6 B5 B4 B3 B2 B1 B0
变换 结果 输出
和 新 地址 在
SCLK
CS
D
输出
D
在
t
SMPL
样本 相似物
输入
变换
mux 地址
在
ltc1290 f03
48 至 52
aclk cyc
don’t 小心