首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:989831
 
资料名称:ICS8432-11
 
文件大小: 187K
   
说明
 
介绍:
700MHZ/350MHZ, LOW PHASE NOISE, CRYSTAL-TO- 3.3V LVPECL FREQUENCY SYNTHESIZER
 
 


: 点此下载
  浏览型号ICS8432-11的Datasheet PDF文件第1页
1

2
浏览型号ICS8432-11的Datasheet PDF文件第3页
3
浏览型号ICS8432-11的Datasheet PDF文件第4页
4
浏览型号ICS8432-11的Datasheet PDF文件第5页
5
浏览型号ICS8432-11的Datasheet PDF文件第6页
6
浏览型号ICS8432-11的Datasheet PDF文件第7页
7
浏览型号ICS8432-11的Datasheet PDF文件第8页
8
浏览型号ICS8432-11的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
8432cy-11
www.icst.com/产品/hiperclocks.html
rev. e 将 20, 2005
2
初步的
整体的
电路
系统, 公司
ics8432-11
700MH
Z
/350mh
Z
, l
OW
P
HASE
N
OISE
,
C
RYSTAL
-
- 3.3v lvpecl f
REQUENCY
S
YNTHESIZER
np_加载 或者 直到 一个 串行 事件 occurs. 作 一个 结果, 这 m 和
n 位 能 是 hardwired 至 设置 这 m 分隔物 和 n 输出 分隔物
至 一个 明确的 default 状态 那 将 automatically 出现 在
电源-向上. 这 测试 输出 是 低 当 运行 在 这 paral-
lel 输入 模式. 这 relationship 在 这 vco 频率,
这 输入 频率 和 这 m 分隔物 是 定义 作 跟随:
这 m 值 和 这 必需的 值 的 m0 通过 m8 是
显示 在 表格 3b, 可编程序的 vco 频率 函数
表格. 有效的 m 值 为 这个 这 pll 将 达到 锁 是
定义 作 8
M
28. 这 频率 输出 是 定义 作 跟随:
串行 运作 occurs 当 np_加载 是 高 和 s_加载
是 低. 这 变换 寄存器 是 承载 用 抽样 这 s_数据
位 和 这 rising 边缘 的 s_时钟. 这 内容 的 这
变换 寄存器 是 承载 在 这 m 分隔物 和 n 输出
分隔物 当 s_加载 transitions 从 低-至-高. 这
m 分隔 和 n 输出 分隔 值 是 latched 在 这 高-
至-低 转变 的 s_加载. 如果 s_加载 是 使保持 高, 数据
在 这 s_数据 输入 是 passed 直接地 至 这 m 分隔物 和
n 输出 分隔物 在 各自 rising 边缘 的 s_时钟. 这 串行
模式 能 是 使用 至 程序 这 m 和 n 位 和 测试 位
t1 和 t0. 这 内部的 寄存器 t0 和 t1 决定 这 状态
的 这 测试 输出 作 跟随:
时间
S
ERIAL
L
OADING
P
ARALLEL
L
OADING
m, n
F
UNCTIONAL
D
ESCRIPTION
便条: 这 函数的 描述 那 跟随 describes
运作 使用 一个 25mhz 时钟 输入. 有效的 pll 循环 分隔物
值 为 不同的 输入 发生率 是 定义 在 这 输入
频率 特性, 表格 5, 便条 1.
这 ics8432-11 特性 一个 全部地 整体的 pll 和 那里-
fore 需要 非 外部 组件 为 设置 这 循环
带宽. 一个 差别的 时钟 输入 是 使用 作 这 输入 至 这
ics8432-11. 这个 输入 是 喂养 在 这 阶段 探测器. 一个 25mhz
时钟 输入 提供 一个 25mhz 阶段 探测器 涉及 fre-
quency. 这 vco 的 这 pll 运作 在 一个 范围 的 200mhz
至 700mhz. 这 输出 的 这 m 分隔物 是 也 应用 至 这
阶段 探测器.
这 阶段 探测器 和 这 m 分隔物 强迫 这 vco 输出
频率 至 是 m 时间 这 涉及 频率 用 调整-
ing 这 vco 控制 电压. 便条,那 为 一些 值 的 m
(也 too 高 或者 too 低), 这 pll 将 不 达到 锁. 这
输出 的 这 vco 是 scaled 用 一个 分隔物 较早的 至 正在 sent
至 各自 的 这 lvpecl 输出 缓存区. 这 分隔物 提供
一个 50% 输出 职责 循环.
这 可编程序的 特性 的 这 ics8432-11 支持 二
输入 模式 至 程序 这 pll m 分隔物 和 n 输出
分隔物. 这 二 输入 运算的 模式 是 并行的 和
串行.
Figure1
显示 这 定时 图解 为 各自 模式. 在
并行的 模式, 这 np_加载 输入 是 initially 低. 这 数据
在 输入 m0 通过 m8 和 n0 和 n1 是 passed 直接地
至 这 m 分隔物 和 n 输出 分隔物. 在 这 低-至-高
转变 的 这 np_加载 输入, 这 数据 是 latched 和 这
m 分隔物 仍然是 承载 直到 这 next 低 转变 在
fvco = fxtal x m
T1 T0 测试 输出
0 0
0 1 s_数据, 变换 寄存器 输入
1 0 输出 的 m 分隔物
1 1 cmos fout/2
F
IGURE
1. p
ARALLEL
&放大; s
ERIAL
L
OAD
O
PERATIONS
*
便条:
这 无效的 定时 slot 必须 是 observed.
T1 T0
*
无效的 N1 N0 M8 M7 M6 M5 M4 M3 M2 M1 M0
s_时钟
s_数据
s_加载
np_加载
m0:m8, n0:n1
np_加载
s_加载
fout =fvco = fxtal xM
NN
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com