首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:990090
 
资料名称:ICS93V857
 
文件大小: 82K
   
说明
 
介绍:
2.5V Wide Range Frequency Clock Driver (33MHz - 233MHz)
 
 


: 点此下载
  浏览型号ICS93V857的Datasheet PDF文件第1页
1

2
浏览型号ICS93V857的Datasheet PDF文件第3页
3
浏览型号ICS93V857的Datasheet PDF文件第4页
4
浏览型号ICS93V857的Datasheet PDF文件第5页
5
浏览型号ICS93V857的Datasheet PDF文件第6页
6
浏览型号ICS93V857的Datasheet PDF文件第7页
7
浏览型号ICS93V857的Datasheet PDF文件第8页
8
浏览型号ICS93V857的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
2
ICS93V857-xxx
0693k—03/13/03
管脚 描述
REBMUNNIPEMANNIPEPYTNOITPIRCSED
,12,51,21,11,4
,54,83,43,82
DDVRWPV5.2ylppusrewop
,52,42,81,8,7,1
84,24,14,13
DNGRWPdnuorG
61DDVARWPV5.2,ylppusrewopgolana
71DNGARWp.dnuorggolanA
,64,44,93,92,72
3,5,01,02,22
)0:9(tklCTUo.stuptuoriaplaitnereffidfokcolc"eurt"
,74,34,04,03,62
2,6,9,91,32
)0:9(cklCTUo.stuptuoriaplaitnereffidfoskcolc"yratnemelpmoc"
41Cni_klCNupnikcolcecnerefer"yratnemelpmoc"
31Tni_klCNupnikcolcecnerefer"eurt"
33Ctuo_bFTUO
德州仪器.kcabdeeflanretxerofdetacided,tuptuokcabdeef"yratnemelpmoc"
deriwebtsumtuptuosiht.klcehtsaycneuqerfemasehttasehctiws
.cni_bfot
23Ttuo_bFTUO
sehctiwsti.kcabdeeflanretxerofdetacided,tuptuokcabdeef""eurt"
otderiwebtsumtuptuosiht.klcehtsaycneuqerfemasehtta
.tni_bf
63Tni_bFNI
rofllplanretniehtotlangiskcabdeefsedivorp,tupnikcabdeef"eurt"
.rorreesahpetanimileottni_klchtiwnoitazinorhcnys
53Cni_bFNI
llplanretniehtotlangissedivorp,tupnikcabdeef"yratnemelpmoc"
.rorreesahpetanimileotcni_klchtiwnoitazinorhcnysrof
73#DPNupnisomcvl.nwodrewop
这个 pll 时钟 缓存区 是 设计 为 一个 v
DD
的 2.5v, av
DD
的 2.5v 和 差别的 数据 输入 和 输出 水平.
ics93v857-xxx
是 一个 零 延迟 缓存区 那 distributes 一个 差别的 时钟 输入 一双 (clk_inc, clk_int) 至 ten
差别的 一双 的 时钟 输出 (clkt[0:9], clkc[0:9]) 和 一个 差别的 一双 反馈 时钟 输出 (fb_输出,
fb_outc). 这 时钟 输出 是 控制 用 这 输入 clocks (clk_inc, clk_int), 这 反馈 clocks (fb_int,
fb_inc), 这 2.5-v lvcmos 输入 (pd#) 和 这 相似物 电源 输入 (av
DD
). 当 输入 (pd#) 是 低 当 电源 是
应用, 这 接受者 是 无能, 这 pll 是 转变 止 和 这 差别的 时钟 输出 是 触发-陈述. 当 av
DD
是 grounded, 这 pll 是 转变 止 和 绕过 为 测试 目的.
当 这 输入 频率 是 较少 比 这 运行 频率 的 这 pll, appproximately 20mhz, 这 设备 将 enter
一个 低 电源 模式. 一个 输入 频率 发现 电路 在 这 差别的 输入, 独立 从 这 输入 缓存区,
这 输入 频率 增加 至 更好 比 大概 20 mhz, 这 pll 将 是 转变 后面的 在, 这 输入 和
输出 将 是 使能 和 pll 将 获得 阶段 锁 在 这 反馈 时钟 一双 (fb_int, fb_inc) 和 这 输入
时钟 一双 (clk_inc, clk_int).
这 pll 在
ics93v857-xxx
fb_inc) 至 提供 高-效能, 低-skew, 低-jitter 输出 差别的 clocks (clkt [0:9], clkc [0:9]).
ics93v857-xxx
是 也 能 至 追踪 展开 spectrum 时钟 (ssc) 为 减少 emi.
ics93v857-xxx
是 典型 为 运作 从 0°c 至 85°c.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com