6.42
idt7132sa/la 和 idt 7142sa/la
高 速 2k x 8 双 端口 静态的 内存 军队, 工业的 和 商业的 温度 范围
13
定时 waveform 的
BUSY
arbitration 控制 用
CE
定时
(1)
定时 waveform 的
BUSY
Arbitration 控制
用 地址 相一致 定时
(1)
Truth tables
表格 i. 非-contention 读/写 控制
(4)
注释:
1. 一个
0L
- 一个
10L
≠
一个
0R
- 一个
10R
2. 如果
BUSY
= l, 数据 是 不 写.
3. 如果
BUSY
= l, 数据 将 不 是 有效的, 看 t
WDD
和 t
DDD
定时.
4. 'h' = v
IH
, 'l' = v
IL
, 'x' = don’t 小心, 'z' = 高 阻抗
t
APS
(2)
地址
"一个"
和
"b"
地址 相一致
t
BAC
t
BDC
CE
"b"
CE
"一个"
BUSY
"一个"
2692 drw 13
BUSY
"b"
地址 做 不 相一致
地址 相一致
t
APS
(2)
地址
"一个"
地址
"b"
2692 drw 14
t
BAA
t
BDA
t
RC
或者 t
WC
注释:
1. 所有 定时 是 这 一样 为 left 和 正确的 端口. 端口 “a” 将 是 也 left 或者 正确的 端口. 端口 “b” 是 这 opposite 从 端口 “a”.
2. 如果 t
APS
是 不 satisified, 这
BUSY
将 是 asserted 在 一个 一侧 或者 这 其它, 但是 那里 是 非 保证 在 这个 一侧
BUSY
将 是 asserted (7132 仅有的).
left 或者 正确的 端口
(1)
r/
W
CE OE
D
0-7
函数
X H X Z 端口 无能 和 在 电源-向下 模式, i
SB2
或者 i
SB4
XHX Z
CE
R
=
CE
L
= v
IH,
Power-向下 mode,I
SB1
或者 i
SB3
LLX数据
在
数据 在 端口 写 在 记忆
(2)
HLLDATA
输出
数据 在 记忆 输出 在 端口
(3)
X L H Z 高 阻抗 输出
2692 tbl 12