10
fn9177.0
六月 14, 2005
LDO
电压 应用 至 这 vin 管脚 和 遵守 至 这 地 管脚 是
管制 至 +5vdc 用 一个 在ternal 低-落后 电压
调整器 (ldo). 这 输出的 这 ldo 是 called v
CC
, 这个
是 这 偏差 电压 使用 用 这 ic 内部的 电路系统. 这 ldo
输出 是 routed 至 这 vcc 管脚 和 需要 一个 陶瓷的
电容 连接 至 这 地 管脚 至 stabilize 这 ldo 和
至 分离 加载 过往旅客.
当 这 en 管脚 rises 在之上 这 v
ENR
门槛, v
CC
将
转变 在 和 上升 至 它的 规章制度 电压. 这 ldo regulates
V
CC
用 拉 向上 对着 这 电压 在 这 vin 管脚; 这
ldo 有 非 拉-向下 能力.
por 和 软-开始
这 电源-在 重置 (por) 电路 monitors v
CC
为 这
V
CCR
(rising) 和 v
CCF
(下落) 电压 门槛. 这
目的 的 软-开始 是 至 lim它 这 inrush 电流 通过 这
输出 电容 当 这 转换器 第一 转变 在.这 pwm
软-开始 sequence initializes once v
CC
rises 在之上 这
V
CCR
门槛, beginning 从 在下 这 v
CCF
门槛.
这 isl6269 使用 一个 数字的 软-开始 电路 至 ramp 这
输出 电压 的 这 转换器 至 这 编写程序 规章制度
选点 在 大概 1.5ms. 这 转换器 regulates 至
600mv 在 这 fb 管脚 和 遵守 至 这 地 管脚. 在
软-开始 一个 digitally 获得 电压 涉及 forces 这
转换器 至 regulate 从 0v 至 600mv 在 这 fb 管脚.
当 这 en 管脚 是 牵引的 在下 这 v
ENF
门槛, 这
ldo stops regulating 和 pwm 立即 stops,
regardless 的 这 下落 v
CC
电压. 这 软-开始
sequence 能 是 reinitialized 和 故障 latches 重置, once
V
CC
falls 在下 这 v
CCF
门槛.
场效应晶体管 门-驱动 输出
这 isl6269 包含 一个 场效应晶体管 驱动器 那 控制
两个都 高-一侧 和 低-一侧 n-频道 mosfets. 这
驱动器 是 优化 为 low 职责-循环 产品
prevalent 和 大 步伐 向下电压. 在 低 职责-循环,
这 低-一侧 场效应晶体管 conducts 为 一个 更 变长 时间 在 一个
切换 时期 比 这 高-一侧 场效应晶体管, necessitating
更小的 r
ds(在)
在 这 费用 的 大parasitic 电容.
这 低-一侧 门 驱动器 是 therefore sized 更 大 至
满足 这个 应用 requirement. 这 大 下沉 电流
能力 使能 这 低-一侧 门 驱动器 至 支撑 这 门-
源 电压 的 这 场效应晶体管 在下 它的 v
GSTH
作 电流
conducts 通过 这 流-至-门 parasitic 电容.
两个都 驱动器 包含 adaptive shoot-通过 保护
至 阻止 高-一侧 和 低-一侧 mosfets 从
组织 同时发生地 和 shorting 这 输入 供应.
在 转变-止 的 这 低-一侧 场效应晶体管, 这 lg 至 pgnd
电压 是 监控 直到 它 reaches 一个 1v 门槛, 在 这个
时间 这 ug 驱动器 是 允许 至 转变. 在 转变-止 的 这
高-一侧 场效应晶体管, 这 ug 至阶段 电压 是 监控
直到 它 reaches 一个 1v 门槛,在 这个 时间 这 lg 驱动器 是
允许 至 转变.
这 输入 电源 为 这 lg 驱动器电路 是 sourced 直接地
从 这 pvcc 管脚. 这 输入 电源 为 这 ug 驱动器 电路
是 sourced 从 一个 “boot” 电容 连接 从 这 激励
管脚 至 这 阶段 管脚. 这 一样 供应 那 是 连接 至
这 pvcc 管脚 是 使用 至 承担 这 激励 电容 通过 这
内部的 肖特基 二极管 的 这 ic.
UG
LG
t
LGFUGR
t
UGFLGR
图示 4. 门 驱动 定时 图解
ISL6269