首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:994880
 
资料名称:ISL6532CRZ-T
 
文件大小: 365K
   
说明
 
介绍:
ACPI Regulator/Controller for Dual Channel DDR Memory Systems
 
 


: 点此下载
  浏览型号ISL6532CRZ-T的Datasheet PDF文件第7页
7
浏览型号ISL6532CRZ-T的Datasheet PDF文件第8页
8
浏览型号ISL6532CRZ-T的Datasheet PDF文件第9页
9
浏览型号ISL6532CRZ-T的Datasheet PDF文件第10页
10

11
浏览型号ISL6532CRZ-T的Datasheet PDF文件第12页
12
浏览型号ISL6532CRZ-T的Datasheet PDF文件第13页
13
浏览型号ISL6532CRZ-T的Datasheet PDF文件第14页
14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
11
这 modulator 是 simply 这 输入 电压 (v
) 分隔 用 这
顶峰-至-顶峰 振荡器 电压
V
OSC
.
modulator 破裂 频率 equations
这 补偿 网络 consists 的 这 错误 放大器
(内部的 至 这 isl6532) 和 这 阻抗 网络 z
和 z
FB
. 这 goal 的 这 补偿 网络 是 至 提供
一个 关闭 循环 转移 函数 和 这 最高的 0db 越过
频率 (f
0dB
) 和 足够的 阶段 余裕. 阶段 余裕
是 这 区别 在 这 关闭 循环 阶段 在 f
0dB
180 degrees. 这 equations 在下 联系 这 补偿
网络’s 柱子, zeros 和 增益 至 这 组件 (r
1
, r
2
,
R
3
, c
1
, c
2
, 和 c
3
) 在 图示 5. 使用 这些 指导原则 为
locating 这 柱子 和 zeros 的 这 补偿 网络:
1. 挑选 增益 (r
2
/r
1
2. 放置 1
ST
零 在下 过滤’s 翻倍 柱子 (~75% f
LC
).
3. 放置 2
ND
零 在 过滤’s 翻倍 柱子.
4. 放置 1
ST
柱子 在 这 等效串联电阻 零.
5. 放置 2
ND
柱子 在 half 这 切换 频率.
6. 审查 增益 相反 错误 放大器’s 打开-循环 增益.
7. 估计 阶段 余裕 - repeat 如果 需要.
补偿 破裂 频率 equations
图示 6 显示 一个 asymptotic plot 的 这 直流-直流 转换器’s
增益 vs. 频率. 这 真实的 modulator 增益 有 一个 高
增益 顶峰 预定的 至 这 高 q 因素的 这 输出 过滤 和 是
不 显示 在 图示 6. 使用 这 在之上 指导原则 应当
给 一个 补偿 增益 类似的 至 这 曲线 plotted. 这
打开 循环 错误 放大器 增益 bounds 这 补偿
增益. 审查 这 补偿 增益 在 fp2 和 这
能力 的 这 错误 放大器. 这 关闭 循环 增益 是
构成 在 这 图表 的 图示 6 用 adding 这
这个 是 相等的 至 乘以 这 modulator 转移
函数 至 这 补偿 转移 函数 和 plotting
这 增益.
这 补偿 增益 使用 外部 阻抗 网络
Z
FB
和 z
至 提供 一个 稳固的, 高 带宽 (bw) 整体的
循环. 一个 稳固的 控制 循环 有 一个 增益 越过 和
-20db/decade 斜度 和 一个 阶段 余裕 更好 比 45
degrees. 包含 worst 情况 组件 变化 当
determining 阶段 余裕.
输出 电压 选择
这 输出 电压 的 这 vddq pwm 转换器 能 是
编写程序 至 任何 水平的 在 vin 和 这 内部的
涉及, 0.8v. 一个 外部 电阻 分隔物 是 使用 至 规模
这 输出 电压 相关的 至 这 涉及 电压 和 喂养
它 后面的 至 这 反相的 输入 的 这 错误 放大器, 看
图示 6.
不管怎样, 自从 这 值 的 r1 affects 这 值 的 这 rest 的
这 补偿 组件, 它 是 明智 至 保持 它的
值 较少 比 5kw. 取决于 在 这 值 选择 为 r1,
r4 能 是 计算 为基础 在 这 下列的 等式:
如果 这 输出 电压 desired 是 0.8v, simply route v
DDQ
后面的
至 这 fb 管脚 通过 r1, 但是 做 不 populate r4.
这 输出 电压 为 这 内部的 v
TT
直线的 调整器 是 设置
内部的 至 这 isl6532 至 追踪 这 v
DDQ
电压 用 50%.
那里 是 非 需要 为 外部 程序编制 电阻器.
组件 选择ion 指导原则
输出 电容 选择 - pwm buck 转换器
和 供应 这 加载 瞬时 电流. 这 过滤
(所需的)东西 是 一个 函数 的这 切换 频率 和
这 波纹 电流. 这 加载 瞬时 (所需的)东西 是 一个
函数 的 这 回转 比率 (di/dt) 和 这 巨大 的 这
瞬时 加载 电流. 这些 (所需的)东西 是 一般地 符合
和 一个 混合 的 电容 和 细致的 布局.
ddr 记忆 系统 是 capable 的 producing 瞬时
加载 比率 在之上 1a/ns. 高 频率 电容 initially
供应 这 瞬时 和 慢 这 电流 加载 比率 seen 用 这
大(量) 电容. 这 大(量) 过滤电容 值 是 一般地
决定 用 这 等效串联电阻 (有效的 序列 阻抗) 和
电压 比率 (所需的)东西 rather 比 真实的 电容
(所需的)东西.
F
LC
1
2
π
x
L
O
x
C
O
-------------------------------------------=
F
等效串联电阻
1
2
π
x
等效串联电阻
x
C
O
--------------------------------------------=
F
Z1
1
2
π
x
R
2
xC
2
------------------------------------=
F
Z2
1
2
π
x
R
1
R
3
+
()
x
C
3
-------------------------------------------------------=
F
P1
1
2
π
x
R
2
x
C
1
x
C
2
C
1
C
2
+
----------------------



---------------------------------------------------------=
F
P2
1
2
π
x
R
3
x
C
3
------------------------------------=
100
80
60
40
20
0
-20
-40
-60
F
P1
F
Z2
10M1M100K10K1K10010
打开 循环
错误 放大 增益
F
Z1
F
P2
20LOG
F
LC
F
等效串联电阻
补偿
增益 (db)
频率 (hz)
增益
20LOG
(v
/
V
OSC
)
MODULATOR
增益
(r
2
/r
1
)
图示 6. asymptotic bode plot 的 转换器 增益
关闭 循环
增益
R4
R1 0.8v
×
V
DDQ
0.8V
-----------------------------------=
ISL6532
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com