管脚 描述
管脚 非. 为
TSSOP
包装
管脚 非. 为
CSP
包装
管脚
名字 i/o 描述
1 24 OUT0 O 可编程序的 CMOS 输出. 水平的 的 这 输出 是 控制 用 如果_n [17] 位.
21V
CC
RF
— RF PLL 电源 供应 电压 输入. 必须 是 equal 至 Vcc
如果
. 将 范围 从
2.7v 至 5.5v. 绕过 电容 应当 是 放置 作 关闭 作 可能 至 这个
管脚 和 是 连接 直接地 至 这 地面 平面.
32V
P
RF
— 电源 供应 为 RF 承担 打气. 必须 是
≥
V
CC
RF
和 V
CC
如果
.
43CP
o
RF
O RF 承担 打气 输出. 连接 至 一个 循环 过滤 为 驱动 这 控制 输入
的 一个 外部 vco.
5 4 地 — 地面 为 RF PLL 数字的 电路系统.
6 5 fin RF I RF 预分频器 输入. 小 信号 输入 从 这 vco.
7 6 fin RF
I RF 预分频器 complimentary 输入. 一个 绕过 电容 应当 是 放置 作
关闭 作 可能 至 这个 管脚 和 是 连接 直接地 至 这 地面 平面.
8 7 地 — 地面 为 RF PLL 相似物 电路系统.
9 8 OSC
RF
I 双 模式 振荡器 输出 或者 RF R 计数器 输入. 有 一个 V
CC
/2 输入 门槛
当 配置 作 一个 输入 和 能 是 驱动 从 一个 外部 CMOS 或者 TTL
逻辑 门.
10 9 OSC
如果
I 振荡器 输入 这个 能 是 配置 至 驱动 两个都 这 如果 和 RF R 计数器
输入 或者 仅有的 这 如果 R 计数器 取决于 在 这 状态 的 这 OSC
程序编制 位. (看 函数的 描述 1.1 和 程序编制 描述
3.1.)
11 10 fo/ld O 多路复用 输出 的 N 或者 R 分隔物 和 rf/如果 锁 发现. CMOS 输出. (看
程序编制 描述 3.1.5.)
12 11 rf_en I RF PLL 使能. Powers 向下 RF N 和 R counters, 预分频器, 和
触发-状态
®
承担 打气 输出 当 低. Bringing rf_en 高 powers 向上
RF PLL 取决于 在 这 状态 的 rf_ctl_文字. (看 函数的 描述
1.9.)
13 12 如果_en I 如果 PLL 使能. Powers 向下 如果 N 和 R counters, 预分频器, 和 触发-状态
承担 打气 输出 当 低. Bringing 如果_en 高 powers 向上 如果 PLL
取决于 在 这 状态 的 如果_ctl_文字. (看 函数的 描述 1.9.)
14 13 时钟 I 高 阻抗 CMOS 时钟 输入. 数据 为 这 各种各样的 counters 是 clocked
在 这 24-位 变换 寄存器 在 这 rising 边缘.
15 14 数据 I 二进制的 串行 数据 输入. 数据 entered MSB 第一. 这 last 二 位 是 这
控制 位. 高 阻抗 CMOS 输入.
16 15 LE I 加载 使能 高 阻抗 CMOS 输入. 数据 贮存 在 这 变换 寄存器 是
承载 在 一个 的 这 4 内部的 latches 当 LE 变得 高. (看 函数的
描述 1.7.)
17 16 地 — 地面 为 如果 相似物 电路系统.
18 17 fin 如果
I 如果 预分频器 complimentary 输入. 一个 绕过 电容 应当 是 放置 作
关闭 作 可能 至 这个 管脚 和 是 连接 直接地 至 这 地面 平面.
19 18 fin 如果 I 如果 预分频器 输入. 小 信号 输入 从 这 vco.
20 19 地 — 地面 为 如果 数字的 电路系统.
21 20 CPo
如果
O 如果 承担 打气 输出. 为 连接 至 一个 循环 过滤 为 驱动 这 输入 的 一个
外部 vco.
22 21 V
PIF
— 电源 供应 为 如果 承担 打气. 必须 是
≥
V
CC
RF
和 V
CC
如果
.
23 22 V
CC
如果
— 如果 电源 供应 电压 输入. 必须 是 equal 至 V
CC
RF
. 输入 将 范围 从
2.7v 至 5.5v. 绕过 电容 应当 是 放置 作 关闭 作 可能 至 这个
管脚 和 是 连接 直接地 至 这 地面 平面.
24 23 OUT1 O 可编程序的 CMOS 输出. 水平的 的 这 输出 是 控制 用 如果_n [18] 位.
LMX2354
www.国家的.com3