12
LT1719
APPLICATIONs iN为MATION
WUU
U
图示 7. lt1719 块 图解
–
+
–
+
–
+
–
+
+IN
–IN
一个
V1
V
CC
V
EE
关闭
一个
V2
非线性的 平台
输出
地
1719 f07
+V
S
+
Σ
+
Σ
偏差 contol
速 限制
这 lt1719 比较器 是 将 为 高 速 appli-
cations, 在哪里 它 是 重要的 至 understand 一个 few limita-
tions. 这些 限制 能 roughly 是 分隔 在 三
categories: 输入 速 限制, 输出 速 限制, 和
内部的 速 限制.
那里 是 非 significant 输入 速 限制 除了 这
调往 电容 的 这 输入 nodes. 如果 这 2pf 典型
输入 nodes 是 驱动, 这 lt1719 将 respond.
这 输出 速 是 constrained 用 二 mechanisms, 这
第一 的 这个 是 这 回转 电流 有 从 这 输出
晶体管. 至 维持 低 电源 安静的 运作,
这 lt1719 输出 晶体管 是 sized 至 deliver 35ma 至
60ma 典型 回转 电流. 这个 是 sufficient 至 驱动 小
电容的 负载 和 逻辑 门 输入 在 极其 高
speeds. 但是 这 回转 比率 将 慢 dramatically 和 重的
电容的 负载. 因为 这 传播 延迟 (t
PD
)
definition ends 在 这 时间 这 输出 电压 是 halfway
在 这 供应, 这 fixed 回转 电流 制造 这
lt1719 faster 在 3v 比 5v 和 大 电容的 负载 和
sufficient 输入 overdrive.
另一 manifestation 的 这个 输出 速 限制 是 skew,
这 区别 在 t
PD
+
和 t
PD
–
. 这 回转 电流 的
这 lt1719 相异 和 这 处理 变化 的 这 pnp
和 npn 晶体管, 为 rising edges 和 下落 edges
各自. 这 典型 0.5ns skew 能 有 也 polar-
ity, rising 边缘 或者 下落 边缘 faster. 又一次, 这 skew 将
增加 dramatically 和 重的 电容的 负载.
一般 模式 范围. 这 差别的 输入 电压 范围
是 栏杆-至-栏杆, 没有 这 大 输入 电流 建立 在
competing 设备. 这 输入 平台 也 特性 阶段
倒置 保护 至 阻止 false 输出 当 这
输入 是 驱动 在下 这 –100mv 一般 模式
电压 限制.
这 内部的 hysteresis 是 执行 用 积极的, nonlin-
ear 反馈 周围 一个 第二 增益 平台. 直到 这个 要点,
这 信号 path 有 被 全部地 差别的. 这 信号
path 是 然后 分割 在 二 驱动 信号 为 这 upper 和
更小的 输出 晶体管. 这 输出 晶体管 是 con-
nected 一般 发射级 为 栏杆-至-栏杆 输出 运作.
这 肖特基 clamps 限制 这 输出 电压 在 关于
300mv 从 这 栏杆, 不 quite 这 50mv 或者 15mv 的 直线的
技术’s 栏杆-至-栏杆 amplifiers 和 其它 产品.
但是 这 输出 的 一个 比较器 是 数字的, 和 这个 输出
平台 能 驱动 ttl 或者 cmos 直接地. 它 能 也 驱动 ecl,
作 描述 早期, 或者 相似物 负载 作 demonstrated 在
这 产品 至 follow.
这 偏差 情况 和 信号 swings 在 这 输出 平台
是 设计 至 转变 它们的 各自的 输出 晶体管 止
faster 比 在. 这个 helps 降低 这 surge 的 电流
从 +V
S
至 地面 那 occurs 在 transitions, 至 降低
这 频率-依赖 增加 在 电源 消耗量.
这 频率 dependence 的 这 供应 电流 是 显示
在 这 典型 效能 特性.