8
LTC1257
OPERATIO
U
串行 接口
这 数据 在 这 d
在
输入 是 承载 在 这 变换 寄存器
在 这 rising 边缘 的 这 时钟. 这 msb 是 承载 第一 和
这 lsb last. 这 dac 寄存器 负载 这 数据 从 这 变换
寄存器 当 加载 是 牵引的 低, 和 仍然是 transpar-
ent 直到 加载 是 牵引的 高 和 这 数据 是 latched.
一个 内部的 5v 调整器 提供 这 供应 为 这 数字的
逻辑. 用 限制的 这 内部的 数字的 信号 swings 至 5v,
数字的 噪音 是 减少. 这 缓冲 输出 的 这 12-位
变换 寄存器 是 有 在 这 d
输出
管脚 这个 将 摆动
从 地 至 v
CC
.
多样的 ltc1257s 将 是 daisy chained 一起 用
连接 这 d
输出
管脚 至 这 d
在
管脚 的 这 next 碎片,
当 这 时钟 和 加载 信号 仍然是 一般 至 所有
碎片 在 这 daisy chain. 这 串行 数据 是 clocked 至 所有 的
这 碎片, 然后 这 加载 信号 是 牵引的 低 至 更新 所有
的 它们 同时发生地. 这 最大 clocking 比率 是
1.4mhz.
涉及
这 ltc1257 包含 一个 内部的 2.048v 涉及, mak-
ing 1lsb equal 至 500
µ
v. 这 内部的 涉及 输出 是
转变 止 当 这 管脚 是 强迫 在之上 这 涉及
电压, 准许 一个 外部 涉及 至 是 连接 至
这 涉及 管脚. 这 外部 涉及 必须 是 更好
比 2.475v 和 较少 比 v
CC
– 2.7v, 和 是 有能力 的
驱动 这 10k 最小 dac 电阻 ladder.
如果 这 涉及 输出 是 驱动 一个 大 电容的 加载, 一个
序列 电阻 必须 是 增加 至 insure 稳固. 为 任何
电容的 加载 更好 比 1
µ
f, 一个 10
Ω
序列 电阻 将
suffice.
电压 输出
这 ltc1257 电压 输出 是 能 至 拉 在里面 2.7v 的
V
CC
当 sourcing 2ma. 一个 内部的 nmos 晶体管 和
一个 200
Ω
相等的 阻抗 pulls 这 输出 至 地面.
这 输出 是 保护 相反 短的 电路 和 是 能
至 驱动 向上 至 一个 500pf 电容的 加载 没有 振动.
如果 数字的 噪音 在 这 输出 导致 一个 问题, 一个 简单的
100
Ω
, 0.1
µ
f rc 电路 能 是 使用 至 过滤 这 噪音.
dac 和 外部 涉及
U
SA
O
PP
L
IC
在
ITY
P
I
CA
L
过滤 v
REF
和 v
输出
0.1
µ
F
0.1
µ
F
1
µ
F
V
CC
V
CC
V
REF
地
V
输出
V
输出
D
在
CLK
LOAD
D
OUT
LTC1257
1257 ta06
10
Ω
5%
100
Ω
5%
µ
P
15V
0.1
µ
F
控制 输出
V
CC
V
REF
地
V
输出
D
在
CLK
LOAD
D
OUT
LTC1257
1257 ta03
在
输出
地
lt1021-10