首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1011944
 
资料名称:TMS320LC542
 
文件大小: 1426K
   
说明
 
介绍:
FIXED-POINT DIGITAL SIGNAL PROCESSORS
 
 


: 点此下载
  浏览型号TMS320LC542的Datasheet PDF文件第9页
9
浏览型号TMS320LC542的Datasheet PDF文件第10页
10
浏览型号TMS320LC542的Datasheet PDF文件第11页
11
浏览型号TMS320LC542的Datasheet PDF文件第12页
12

13
浏览型号TMS320LC542的Datasheet PDF文件第14页
14
浏览型号TMS320LC542的Datasheet PDF文件第15页
15
浏览型号TMS320LC542的Datasheet PDF文件第16页
16
浏览型号TMS320LC542的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
tms320c54x, tms320lc54x, tms320vc54x
fixed-要点 数字的 信号 processors
sprs039c – 二月 1996 – 修订 12月 1999
13
邮递 办公室 盒 1443
houston, 德州 77251–1443
’54x 信号 描述 (持续)
终端
描述
名字
描述
类型
initialization, 中断 和 重置 行动 (持续)
NMI I
nonmaskable 中断. nmi是 一个 外部 中断 那 不能 是 masked 用 方法 的 这 intm 或者 这 imr. 当
NMI
是 使活动, 这 处理器 traps 至 这 适合的 vector location.
RS I
重置 输入. rs导致 这 dsp 至 terminate 执行 和 forces 这 程序 计数器 至 0ff80h. 当 rs
是 brought 至 一个 高 水平的, 执行 begins 在 location 0ff80h 的 这 程序 记忆. rsaffects 各种各样的
寄存器 和 状态 位.
mp/mc I
微处理器/microcomputer 模式-选择 管脚. 如果 起作用的-低 在 重置 (microcomputer mode), mp/mc导致
这 内部的 程序 只读存储器 至 是 编排 在 这 upper 程序 记忆 空间. 在 这 微处理器 模式,
止-碎片 记忆 和 它的 相应的 地址 (instead 的 内部的 程序 只读存储器) 是 accessed 用 这 dsp.
CNT I
i/o 水平的 选择. 为 5-v 运作, 所有 输入 和 输出 电压 水平 是 ttl-compatible 当 cnt 是 牵引的
向下 至 一个 低 水平的. 为 3-v 运作 和 cmos-兼容 i/o 接口 levels, cnt 是 牵引的 至 一个 高 level.
multiprocessing 信号
BIO I
branch 控制 输入. 一个 branch 能 是 conditionally executed 当 bio是 起作用的. 如果 低, 这 处理器 executes
这 conditional 操作指南. 这 bio
情况 是 抽样 在 这 decode 阶段 的 这 pipeline 为 这 xc
操作指南, 和 所有 其它 说明 样本 bio
在 这 读 阶段 的 这 pipeline.
XF o/z
外部 标记 输出 (latched 软件-可编程序的 信号). xf 是 设置 高 用 这 ssbx xf 操作指南, 设置 低
用 rsbx xf 操作指南 或者 用 加载 这 st1 状态 寄存器. xf 是 使用 为 signaling 其它 processors 在
multiprocessor 配置 或者 作 一个 一般-目的 输出 管脚. xf 变得 在 这 高-阻抗 状态 当
是 低, 和 是 设置 高 在 重置.
记忆 控制 信号
DS
PS
o/z
数据, 程序, 和 i/o 空间 选择 信号. ds, ps, 和 是是 总是 高 除非 驱动 低 为 communicating
至 一个 particular 外部 空间. 起作用的 时期 corresponds 至 有效的 地址 信息. 放置 在 一个
高-阻抗 状态 在 支撑 模式. ds
, ps, 和 是也 go 在 这 高-阻抗 状态 当 emu1/止
低.
MSTRB o/z
记忆 strobe 信号. mstrb是 总是 高 除非 低-水平的 asserted 至 表明 一个 外部 总线 进入 至 数据
或者 程序 记忆. 放置 在 高-阻抗 状态 在 支撑 模式. mstrb
也 变得 在 这 高-阻抗
状态 当 止
是 低.
准备好 I
数据-准备好 输入. 准备好 indicates 那 一个 外部 设备 是 准备好 为 一个 总线 transaction 至 是 完成.
如果 这 设备 是 不 准备好 (准备好 是 低), 这 处理器 waits 一个 循环 和 checks 准备好 又一次. 便条 那 这
处理器 执行 准备好-发现 如果 在 least 二 软件 wait states 是 编写程序. 这 准备好 信号 是
不 抽样 直到 这 completion 的 这 软件 wait states.
r/w o/z
读/写 信号. r/windicates 转移 方向 在 交流 至 一个 外部 设备 和 是 正常情况下
高 (在 读 模式), 除非 asserted 低 当 这 dsp 执行 一个 写 运作. 放置 在 这 高-阻抗
状态 在 支撑 模式, r/w
也 变得 在 这 高-阻抗 状态 当 emu1/止是 低.
IOSTRB o/z
i/o strobe 信号. iostrb是 总是 高 除非 低 水平的 asserted 至 表明 一个 外部 总线 进入 至 一个 i/o
设备. 放置 在 高-阻抗 状态 在 支撑 模式. iostrb
也 变得 在 这 高-阻抗 状态 当
emu1/止
是 低.
支撑 I
支撑 输入. 支撑是 asserted 至 要求 控制 的 这 地址, 数据, 和 控制 线条. 当 acknowledged 用
这 ’54x, 这些 线条 go 在 高-阻抗 状态.
HOLDA o/z
支撑 acknowledge 信号. holdaindicates 至 这 外部 电路系统 那 这 处理器 是 在 一个 支撑 状态 和 那
这 地址, 数据, 和 控制 线条 是 在 一个 高-阻抗 状态, 准许 它们 至 是 有 至 这 外部
电路系统. holda
也 变得 在 这 高-阻抗 状态 当 emu1/止是 低.
MSC o/z
microstate 完全 信号. 变得 低 在 clkout 下落 在 这 开始 的 这 第一 软件 wait 状态. 仍然是 低
直到 一个 clkout 循环 在之前 这 last 编写程序 软件 wait 状态. 如果 连接 至 这 准备好 线条, msc
forces 一个 外部 wait 状态 之后 这 last 内部的 wait 状态 有 被 完成. msc也 变得 在 这
高-阻抗 状态 当 em1/止
是 低.
i = 输入, o = 输出, z = 高 阻抗
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com