max793/max794/max795
3.0v/3.3v 可调整的 微处理器
supervisory 电路
8 _______________________________________________________________________________________
_______________详细地 描述
一般 定时 特性
这 max793/max794/max795 是 设计 为 3.3v
和 3v 系统, 和 提供 一个 号码 的 supervisory
功能 (看 这
选择 手册
在 这 front 页).
计算数量 1 和 2 显示 这 典型 定时 relationships 的
这 各种各样的 输出 在 电源-向上 和 电源-向下
和 典型 v
CC
上升 和 下降 时间.
手工的 重置 输入 (max793/max794)
许多 微处理器-为基础 产品 需要 手工的-
重置 能力, 准许 这 运行器, 一个 测试 technician,
或者 外部 逻辑 电路系统 至 initiate 一个 重置. 在 这
max793/max794, 一个 逻辑 低 在 mr asserts 重置. 重置
仍然是 asserted 当 mr 是 低, 和 为 t
RP
(200ms)
之后 它 returns 高. 在 这 第一 half 的 这 重置 时间-
输出 时期 (t
RP
), 这 状态 的 mr 是 ignored 如果 pfo 是 exter-
nally 强迫 低, 至 facilitate enabling 这 电池 fresh-
ness seal. mr 有 一个 内部的 70µa 拉-向上 电流, 所以 它
能 是 left 打开 如果 它 是 不 使用. 这个 输入 能 是 驱动
和 ttl- 或者 cmos-逻辑 水平, 或者 和 打开-流/collec-
tor 输出. 连接 一个 正常情况下 打开 momentary 转变
从 mr 至 地 至 create 一个 手工的-重置 函数; exter-
nal debounce 电路系统 是 不 必需的. 如果 mr 是 驱动
从 长 cables 或者 这 设备 是 使用 在 一个 嘈杂的 environ-
ment, 连接 一个 0.1µf 电容 从 mr 至 地面 至
提供 额外的 噪音 免除.
重置 输出
一个 微处理器’s (µp’s) 重置 输入 开始 这 µp 在 一个
知道 状态. 这些 max793/max794/max795 µp
supervisory 电路 assert 一个 重置 至 阻止 代号 exe-
cution errors 在 电源-向上, 电源-向下, 和
V
LOWLINE
(max793/max794)
V
重置
(牵引的 向上 至 v
CC
)
V
重置
(max793/max794)
(pfo 跟随 pfi)
V
ce 输出
V
BATT
V
WDO
(max793/max794)
V
BOK
(max793)
max794: v
重置 在
= v
CC
(v
rst 在
/ v
RST
)
PFO
(max793/max794)
batt 在
显示 为 v
CC
= 0v 至 3.3v, v
BATT
= 3.6v, ce 在 = 地.
典型 传播 延迟 反映 一个 40mv overdrive.
5
µ
s
V
SW
V
CC
V
RST
V
LL
t
RP
25
µ
s
25
µ
s
25
µ
s
25
µ
s
t
RP
t
RP
/
2
t
RP
/
2
图示 1. 定时 图解, v
CC
Rising