首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1021179
 
资料名称:MC145483SD
 
文件大小: 216K
   
说明
 
介绍:
3V 13-Bit Linear PCM Codec-Filter
 
 


: 点此下载
  浏览型号MC145483SD的Datasheet PDF文件第1页
1
浏览型号MC145483SD的Datasheet PDF文件第2页
2

3
浏览型号MC145483SD的Datasheet PDF文件第4页
4
浏览型号MC145483SD的Datasheet PDF文件第5页
5
浏览型号MC145483SD的Datasheet PDF文件第6页
6
浏览型号MC145483SD的Datasheet PDF文件第7页
7
浏览型号MC145483SD的Datasheet PDF文件第8页
8
浏览型号MC145483SD的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
MC145483
MOTOROLA
3
管脚 描述
电源 供应
V
DD
积极的 电源 供应 (管脚 6)
这个 是 这 大多数 积极的 电源 供应 和 是 典型地 con-
nected 至 + 3 v. 这个 管脚 应当 是 decoupled 至 v
SS
和 一个
0.1
µ
f 陶瓷的 电容.
V
SS
负的 电源 供应 (管脚 15)
这个 是 这 大多数 负的 电源 供应 和 是 典型地
连接 至 0 v.
V
AG
相似物 地面 输出 (管脚 20)
这个 输出 管脚 提供 一个 mid–supply 相似物 地面. 这个
管脚 应当 是 decoupled 至 v
SS
和 一个 0.01
µ
f 陶瓷的 ca-
pacitor. 所有 相似物 信号 处理 在里面 这个 设备 是 ref-
erenced 至 这个 管脚. 如果 这 音频的 信号 至 是 processed 是
关联 至 v
SS
, 然后 特定的 预防措施 必须 是 使用
至 避免 噪音 在 v
SS
和 这 v
AG
管脚. 谈及 至 这 ap-
plications 信息 在 这个 文档 为 更多 信息.
这 v
AG
管脚 变为 高 阻抗 当 这个 设备 是 在
这 powered–down 模式.
V
AG
Ref
相似物 地面 涉及 绕过 (管脚 1)
这个 管脚 是 使用 至 capacitively 绕过 这 on–chip 电路-
ry 那 发生 这 mid–supply 电压 为 这 v
AG
输出
管脚. 这个 管脚 应当 是 绕过 至 v
SS
和 一个 0.1
µ
f ceram-
ic 电容 使用 短的, 低 电感 查出. 这 v
AG
Ref
管脚 是 仅有的 使用 为 generating 这 涉及 电压 为 这
V
AG
管脚. nothing 是 至 是 连接 至 这个 管脚 在 增加 至
这 绕过 电容. 所有 相似物 信号 处理 在里面 这个
设备 是 关联 至 这 v
AG
管脚. 如果 这 音频的 信号 至 是
processed 是 关联 至 v
SS
, 然后 特定的 预防措施
必须 是 使用 至 避免 噪音 在 v
SS
和 这 v
AG
管脚.
谈及 至 这 产品 信息 在 这个 文档 为
更多 信息. 当 这个 设备 是 在 这 powered–down
模式, 这 v
AG
ref 管脚 是 牵引的 至 这 v
DD
电源 供应 和
一个 non–linear, high–impedance 电路.
控制
HB
transmit high–pass 过滤 绕过 (管脚 16)
这个 管脚 选择 whether 这 transmit high–pass 过滤 将
是 使用 或者 绕过, 这个 准许 发生率 在下
200 hz 至 呈现 在 这 输入 的 这 模数转换器 至 是 digitized. 这个
high–pass 过滤 是 一个 第三 顺序 过滤 为 attenuating 电源 线条
发生率, 典型地 50/60 hz. 一个 逻辑 低 选择 这个 过滤.
一个 逻辑 高 deselects 或者 bypasses 这个 过滤. 当 这 过滤
是 绕过, 这 transmit 频率 回馈 extends 向下
至 直流.
PDI
power–down 输入 (管脚 10)
这个 管脚 puts 这 设备 在 一个 低 电源 消耗 模式
当 一个 逻辑 0 是 应用. 当 这个 设备 是 powered 向下,
所有 的 这 clocks 是 gated 止 和 所有 偏差 电流 是 转变
止, 这个 导致 ro–, po–, po+, tg, v
AG
, 和 dt 至 是-
来到 高 阻抗. 这 设备 将 运作 正常情况下
当 一个 逻辑 1 是 应用 至 这个 管脚. 这 设备 变得 通过
一个 power–up sequence 当 这个 管脚 是 带去 至 一个 逻辑 1
状态, 这个 阻止 这 dt pcm 输出 从 going 低 im-
pedance 为 在 least 二 fst 循环. 这 v
AG
和 v
AG
Ref
电路 和 这 信号 处理 过滤 必须 settle 输出 是-
fore 这 dt pcm 输出 或者 这 ro– receive 相似物 输出
将 代表 一个 有效的 相似物 信号.
相似物 接口
德州仪器+
transmit 相似物 输入 (non–inverting) (管脚 19)
这个 是 这 non–inverting 输入 的 这 transmit 输入 增益
设置 运算的 放大器. 这个 管脚 accommodates 一个 differ-
ential 至 single–ended 电路 为 这 输入 增益 设置 运算
放大. 这个 准许 输入 信号 那 是 关联 至 这 v
SS
管脚 至 是 水平的 shifted 至 这 v
AG
管脚 和 最小 噪音.
这个 管脚 将 是 连接 至 这 v
AG
管脚 为 一个 反相的
放大器 配置 如果 这 输入 信号 是 already 谈及-
enced 至 这 v
AG
管脚. 这 一般 模式 范围 的 这 ti+
和 ti– 管脚 是 从 1.2 v, 至 v
DD
minus 1.2 v. 这个 是 一个 场效应晶体管
门 输入.
这 ti+ 管脚 也 serves 作 一个 数字的 输入 控制 为 这
transmit 输入 多路调制器. 连接 这 ti+ 管脚 至 v
DD
放置 这个 放大器’s 输出 (tg) 在 一个 high–impedance
状态, 和 选择 这 tg 管脚 至 提供 作 一个 high–impedance
输入 至 这 transmit 过滤. 连接 这 ti+ 管脚 至 v
SS
也 放置 这个 放大器’s 输出 (tg) 在 一个 high–impedance
状态, 和 选择 这 ti– 管脚 至 提供 作 一个 high–impedance
输入 至 这 transmit 过滤.
TI–
transmit 相似物 输入 (反相的) (管脚 18)
这个 是 这 反相的 输入 的 这 transmit 增益 设置 运算-
erational 放大器. 增益 设置 电阻器 是 通常地 con-
nected 从 这个 管脚 至 tg 和 从 这个 管脚 至 这 相似物
信号 源. 这 一般 模式 范围 的 这 ti+ 和 ti–
管脚 是 从 1.2 v 至 v
DD
– 1.2 v. 这个 是 一个 场效应晶体管 门 输入.
这 ti– 管脚 也 serves 作 一个 的 这 transmit 输入 mulit-
plexer 管脚 当 这 ti+ 管脚 是 连接 至 v
SS
. 当 ti+
是 连接 至 v
DD
, 这个 管脚 是 ignored. 看 这 管脚 descrip-
tions 为 这 ti+ 和 这 tg 管脚 为 更多 信息.
TG
transmit 增益 (管脚 17)
这个 是 这 输出 的 这 transmit 增益 设置 运算的
放大器 和 这 输入 至 这 transmit band–pass 过滤. 这个
运算 放大 是 有能力 的 驱动 一个 2 k
加载. 连接 这 ti+
管脚 至 v
DD
将 放置 这 tg 管脚 在 一个 high–impedance 状态,
和 选择 这 tg 管脚 至 提供 作 一个 high–impedance 输入 至
这 transmit 过滤. 所有 信号 在 这个 管脚 是 关联 至 这
V
AG
管脚. 当 ti+ 是 连接 至 v
SS
, 这个 管脚 是 ignored.
看 这 管脚 描述 为 ti+ 和 ti– 管脚 为 更多 在-
组成. 这个 管脚 是 高 阻抗 当 这 设备 是 在
这 powered–down 模式.
RO–
receive 相似物 输出 (反相的) (管脚 2)
这个 是 这 反相的 输出 的 这 receive smoothing 过滤
从 这 digital–to–analog 转换器. 这个 输出 是 有能力
的 驱动 一个 2 k
加载 至 0.886 v 顶峰 关联 至 这 v
AG
管脚. 如果 这 设备 是 运作 half–channel 和 这 fst 管脚
clocking 和 fsr 管脚 使保持 低, 这 receive 过滤 输入 将 是
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com