首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1034031
 
资料名称:NCP5331FTR2
 
文件大小: 424K
   
说明
 
介绍:
Two-Phase PWM Controller with Integrated Gate Drivers
 
 


: 点此下载
  浏览型号NCP5331FTR2的Datasheet PDF文件第5页
5
浏览型号NCP5331FTR2的Datasheet PDF文件第6页
6
浏览型号NCP5331FTR2的Datasheet PDF文件第7页
7
浏览型号NCP5331FTR2的Datasheet PDF文件第8页
8

9
浏览型号NCP5331FTR2的Datasheet PDF文件第10页
10
浏览型号NCP5331FTR2的Datasheet PDF文件第11页
11
浏览型号NCP5331FTR2的Datasheet PDF文件第12页
12
浏览型号NCP5331FTR2的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
NCP5331
http://onsemi.com
9
包装 管脚 描述
管脚 非. 标识 描述
1 V
FB
电压 反馈 管脚. 至 使用 adaptive 电压 安置 (avp), 设置 这 明亮的 加载 补偿 电压
用 连接 一个 电阻 在 v
FB
和 v
核心
. 这 电阻 和 这 v
FB
偏差 电流 决定
这 补偿. 为 非 adaptive 安置 连接 v
FB
直接地 至 v
核心
.
2 V
DRP
电流 sense 输出 为 adaptive 电压 安置 (avp). 这 补偿 的 这个 管脚 在之上 这 dac
电压 是 均衡的 至 这 输出 电流. 连接 一个 电阻 从 这个 管脚 至 v
FB
至 设置 这
数量 avp 或者 leave 这个 管脚 打开 为 非 avp. 这个 管脚’s 最大 working 电压 是 4.1 vdc.
3 LGND 返回 为 这 内部的 控制 电路 和 这 ic 基质 连接.
4, 6 cs1, cs2 电流 sense 输入. 连接 这 电流 sense 网络 为 这 相应的 阶段 至 各自 在-
放. 这 输入 电压 至 这些 管脚 必须 是 保持 在里面 125 mv 的 cs
REF
.
5 CS
REF
涉及 为 两个都 差别的 电流 sense 放大器. 至 balance 输入 补偿 电压 在
这 反相的 和 非-反相的 输入 的 这 电流 sense 放大器, 连接 这个 管脚 至 这 输出
电压 通过 一个 电阻 equal 至 一个 第三 的 这 值 的 这 电流 sense 电阻器.
7 V
FFB
快 反馈 连接 至 这 pwm comparators 和 输入 至 这 电源 好的 比较器.
8 5 v
REF
涉及 输出. 分离 至 lgnd 和 0.1
µ
f.
9 R
OSC
一个 电阻 从 这个 管脚 至 地面 sets 这 运行 频率 和 v
FB
偏差 电流.
10 -sen 地面 连接 为 这 dac. 提供 偏远的 感觉到 的 地面 在 这 加载.
11-15 vid 管脚 电压 id dac 输入. 这些 管脚 是 内部 牵引的 向上 和 clamped 在 2.3 v 如果 left unconnected.
16 V
CCL2
电源 为 gl2.
17 GL2 低 一侧 驱动器 #2.
18 GND2 返回 为 驱动器 #2.
19 GH2 高 一侧 驱动器 #2.
20 V
CCH
电源 为 gh1 和 gh2.
21 CB
输出
打开-集电级 crowbar 输出 管脚. 这个 管脚 是 高 阻抗 当 一个 超(电)压 情况 是
发现 在 cs
REF
. 连接 这个 管脚 至 这 门 的 一个 场效应晶体管 或者 scr 至 crowbar 也 v
核心
或者
V
至 地. 至 阻止 失败 的 这 crowbar 设备, 这个 管脚 应当 是 使用 在 conjunction 和
逻辑 在 这 motherboard 至 使不能运转 这 atx 供应 通过 ps
和/或者 一个 相当地 快 fuse 应当 是
放置 upstream 至 disconnect 这 输入 电压.
22 GH1 高 一侧 驱动器 #1.
23 GND1 返回 为 驱动器 #1.
24 GL1 低 一侧 驱动器 #1.
25 V
CCL1
电源 为 gl1.
26 V
CCL
电源 为 这 内部的 控制 电路. uvlo sense 为 逻辑 connects 至 这个 管脚.
27 C
OVC
一个 电容 从 这个 管脚 至 地面 sets 这 时间 这 控制 将 是 在 hiccup 模式 电流 限制.
这个 计时器 是 started 用 这 第一 overcurrent 情况 (设置 用 这 i
LIM
电压). once 安排时间 输出, volt-
age 在 这 v
CCL
管脚 必须 是 cycled 至 重置 这个 故障. 连接 这个 管脚 至 lgnd
±
200 mv 将
使不能运转 这个 函数 和 hiccup 模式 电流 限制 将 运作 indefinitely.
28 C
PGD
一个 电容 从 这个 管脚 至 地面 sets 这 可编程序的 时间 在 当 v
核心
crosses 这
pwrgd 门槛 和 当 这 打开-集电级 pwrgd 管脚 transitions 从 一个 逻辑 低 至 一个 逻辑
高. 这 最小 延迟 是 内部 设置 至 200
µ
s. 连接 这个 管脚 至 5 v
REF
将 使不能运转 这
可编程序的 计时器 和 这 延迟 将 是 设置 至 这 内部的 延迟.
29 PGD 电源 好的 输出. 打开 集电级 输出 那 将 转变 低 当 cs
REF
(v
核心
) 是 输出 的
规章制度.
30 5 v
SB
输入 电源 为 这 cb
输出
电路系统. 至 提供 最大 超(电)压 保护 至 这 cpu, 这个 管脚
应当 是 连接 至 5 v
SB
从 这 atx 供应 (atx, 管脚 9). 如果 这 cb
输出
函数 是 不 使用,
这个 管脚 必须 是 连接 至 这 ncp5331 控制’s 内部的 电压 涉及 (5 v
REF
, 管脚 8).
31 I
LIM
sets 这 门槛 为 电流 限制. 连接 至 涉及 通过 一个 resistive 分隔物. 这个 管脚’s maxi-
mum working 电压 是 3.0 vdc.
32 竞赛 输出 的 这 错误 放大器 和 输入 为 这 pwm comparators.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com