首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1037062
 
资料名称:PIC16C774-04/JW
 
文件大小: 4329K
   
说明
 
介绍:
28/40-Pin, 8-Bit CMOS Microcontrollers w/ 12-Bit A/D
 
 


: 点此下载
  浏览型号PIC16C774-04/JW的Datasheet PDF文件第4页
4
浏览型号PIC16C774-04/JW的Datasheet PDF文件第5页
5
浏览型号PIC16C774-04/JW的Datasheet PDF文件第6页
6
浏览型号PIC16C774-04/JW的Datasheet PDF文件第7页
7

8
浏览型号PIC16C774-04/JW的Datasheet PDF文件第9页
9
浏览型号PIC16C774-04/JW的Datasheet PDF文件第10页
10
浏览型号PIC16C774-04/JW的Datasheet PDF文件第11页
11
浏览型号PIC16C774-04/JW的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
PIC16C77X
ds30275a-页 8
进步 信息
1999 微芯 技术 公司
表格 1-2 pic16c774 引脚 描述
管脚 名字
插件
Pin#
PLCC
Pin#
QFP
Pin#
i/o/p
Type
缓存区
Type
描述
osc1/clkin 13 14 30 I st/cmos
(4)
振荡器 结晶 输入/外部 时钟 源 输入.
osc2/clkout 14 15 31 O
振荡器 结晶 输出. connects 至 结晶 或者 共振器
在 结晶 振荡器 模式. 在 rc 模式, osc2 管脚 输出
clkout 这个 有 1/4 这 频率 的 osc1, 和
denotes 这 操作指南 循环 比率.
MCLR
/v
PP
1 2 18 i/p ST 主控 clear (重置) 输入 或者 程序编制 电压 输入.
这个 管脚 是 一个 起作用的 低 重置 至 这 设备.
porta 是 一个 bi-directional i/o 端口.
ra0/an0 2 3 19 i/o TTL ra0 能 也 是 相似物 input0
ra1/an1 3 4 20 i/o TTL ra1 能 也 是 相似物 input1
ra2/an2/v
REF
-/vrl 4 5 21 i/o TTL
ra2 能 也 是 相似物 input2 或者 负的 相似物
涉及 电压 输入 或者 内部的 电压 涉及
ra3/an3/v
REF
+/vrh 5 6 22 i/o TTL
ra3 能 也 是 相似物 input3 或者 积极的 相似物
涉及 电压 输入 或者 内部的 电压 涉及
ra4/t0cki 6 7 23 i/o ST ra4 能 也 是 这 时钟 输入 至 这 timer0 计时器/
计数器. 输出 是 打开 流 类型.
ra5/an4 7 8 24 i/o TTL ra5 能 也 是 相似物 input4
portb 是 一个 bi-directional i/o 端口. portb 能 是 软-
ware 编写程序 为 内部的 弱 拉-向上 在 所有 输入.
rb0/int 33 36 8 i/o ttl/st
(1)
rb0 能 也 是 这 外部 中断 管脚.
rb1/ss
34 37 9 i/o ttl/st
(1)
rb1 能 也 是 这 ssp 从动装置 选择
rb2/an8 35 38 10 i/o TTL rb2 能 也 是 相似物 input8
rb3/an9/lvdin 36 39 11 i/o TTL rb3 能 也 是 相似物 input9 或者 输入 涉及 为
低 电压 发现
RB4 37 41 14 i/o TTL 中断 在 改变 管脚.
RB5 38 42 15 i/o TTL 中断 在 改变 管脚.
RB6 39 43 16 i/o ttl/st
(2)
中断 在 改变 管脚. 串行 程序编制 时钟.
RB7 40 44 17 i/o ttl/st
(2)
中断 在 改变 管脚. 串行 程序编制 数据.
legend: i = 输入 o = 输出 i/o = 输入/输出 p = 电源
— = 不 使用 ttl = ttl 输入 st = 施密特 触发 输入
便条 1: 这个 缓存区 是 一个 施密特 触发 输入 当 配置 为 这 多路复用 函数.
2: 这个 缓存区 是 一个 施密特 触发 输入 当 使用 在 串行 程序编制 模式.
3: 这个 缓存区 是 一个 施密特 触发 输入 当 配置 作 一般 目的 i/o 和 一个 ttl 输入 当 使用 在 这 并行的
从动装置 端口 模式 (为 接合 至 一个 微处理器 总线).
4: 这个 缓存区 是 一个 施密特 触发 输入 当 配置 在 rc 振荡器 模式 和 一个 cmos 输入 否则.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com