首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1048488
 
资料名称:TLC2543IFN
 
文件大小: 431K
   
说明
 
介绍:
12-BIT ANALOG-TO-DIGITAL CONVERTERS WITH SERIAL CONTROL AND 11 ANALOG INPUTS
 
 


: 点此下载
  浏览型号TLC2543IFN的Datasheet PDF文件第8页
8
浏览型号TLC2543IFN的Datasheet PDF文件第9页
9
浏览型号TLC2543IFN的Datasheet PDF文件第10页
10
浏览型号TLC2543IFN的Datasheet PDF文件第11页
11

12
浏览型号TLC2543IFN的Datasheet PDF文件第13页
13
浏览型号TLC2543IFN的Datasheet PDF文件第14页
14
浏览型号TLC2543IFN的Datasheet PDF文件第15页
15
浏览型号TLC2543IFN的Datasheet PDF文件第16页
16
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
tlc2543c, tlc2543i, tlc2543m
12-位 相似物-至-数字的 转换器
和 串行 控制 和 11 相似物 输入
slas079d – 12月 1993 – 修订 将 1997
12
邮递 办公室 盒 655303
达拉斯市, 德州 75265
principles 的 运作
initially, 和 碎片 选择 (cs) 高, i/o 时钟 和 数据 输入 是 无能 和 数据 输出 是 在 这
高-阻抗 状态. cs
going 低 begins 这 转换 sequence 用 enabling i/o 时钟 和 数据 输入
这 输入 数据 是 一个 8-位 数据 stream consisting 的 一个 4-位 相似物 频道 地址 (d7d4), 一个 2-位 数据 长度
选择 (d3d2), 一个 输出 msb 或者 lsb 第一 位 (d1), 和 一个 单极的 或者 双极 输出 选择 位 (d0) 那 是
应用 至 数据 输入. 这 i/o 时钟 sequence 应用 至 这 i/o 时钟 终端 transfers 这个 数据 至 这
输入 数据 寄存器.
在 这个 转移, 这 i/o 时钟 sequence 也 shifts 这 previous 转换 结果 从 这 输出 数据
寄存器 至 数据 输出. i/o 时钟 receives 这 输入 sequence 的 8, 12, 或者 16 时钟 循环 长 取决于 在
这 数据-长度 选择 在 这 输入 数据 寄存器. 抽样 的 这 相似物 输入 begins 在 这 fourth 下落 边缘
的 这 输入 i/o 时钟 sequence 和 是 使保持 之后 这 last 下落 边缘 的 这 i/o 时钟 sequence. 这 last
这 运作 的 这 转换器 是 有组织的 作 一个 succession 的 二 distinct 循环: 1) 这 i/o 循环 和 2) 这
真实的 转换 循环.
i/o 循环
这 i/o 循环 是 定义 用 这 externally 提供 i/o 时钟 和 lasts 8, 12, 或者 16 时钟 periods, 取决于
在 这 i/o 循环, 这 下列的 二 行动 引领 放置 同时发生地.
一个 8-位 数据 stream consisting 的 地址 和 控制 信息 是 提供 至 数据 输入. 这个 数据 是
shifted 在 这 设备 在 这 rising 边缘 的 这 第一 第八 i/o clocks. 数据 输入 是 ignored 之后 这 第一
第八 clocks 在 12- 或者 16-时钟 i/o transfers.
这 数据 输出, 和 一个 长度 的 8, 12, 或者 16 位, 是 提供 serially 在 数据 out. 当 cs
是 使保持 低, 这
第一 输出 数据 位 occurs 在 这 rising 边缘 的 eoc. 当 cs
是 negated 在 conversions, 这 第一 输出
数据 位 occurs 在 这 下落 边缘 的 cs
. 这个 数据 是 这 结果 的 这 previous 转换 时期, 和 之后 这
这 转换 循环 是 transparent 至 这 用户, 和 它 是 控制 用 一个 内部的 时钟 同步 至
i/o 时钟. 在 这 转换 时期, 这 设备 执行 一个 successive-approximation 转换 在 这
相似物 输入 电压. 这 eoc 输出 变得 低 在 这 开始 的 这 转换 循环 和 变得 高 当
转换 是 完全 和 这 输出 数据 寄存器 是 latched. 一个 转换 循环 是 started 仅有的 之后 这 i/o
循环 是 完成, 这个 降低 这 影响 的 外部 数字的 噪音 在 这 精度 的 这 转换.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com