首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1049201
 
资料名称:TMS320C203
 
文件大小: 1145K
   
说明
 
介绍:
DIGITAL SIGNAL PROCESSORS
 
 


: 点此下载
  浏览型号TMS320C203的Datasheet PDF文件第1页
1
浏览型号TMS320C203的Datasheet PDF文件第2页
2
浏览型号TMS320C203的Datasheet PDF文件第3页
3
浏览型号TMS320C203的Datasheet PDF文件第4页
4

5
浏览型号TMS320C203的Datasheet PDF文件第6页
6
浏览型号TMS320C203的Datasheet PDF文件第7页
7
浏览型号TMS320C203的Datasheet PDF文件第8页
8
浏览型号TMS320C203的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
tms320c203, tms320c209, tms320lc203
数字的 信号 processors
sprs025b – 六月 1995 – 修订 8月 1998
5
邮递 办公室 盒 1443
houston, 德州 77251–1443
tms320c203 和 tms320lc203 终端 功能 (持续)
终端
类型
描述
名字 非.
类型
描述
振荡器, pll, 和 计时器 信号 (持续)
PLL5V 10 I
pll 运行 在 5 v. 当 这 设备 是 运行 在 5 v, pll5v 应当 是 系 高. 当 这 设备 是
运行 在 3.3 v, pll5v 应当 是 系 低.
串行 端口 和 uart 信号
CLKX 87 i/o
transmit 时钟. clkx 是 一个 时钟 信号 为 clocking 数据 从 这 transmit 变换 寄存器 (xsr) 至 这 dx
数据-transmit 管脚. 这 clkx 能 是 一个 输入 如果 这 mcm 位 在 这 同步的 串行-端口 控制 寄存器
(sspcr) 是 设置 至 0. clkx 能 也 是 驱动 用 这 设备 在 一个-half 的 这 clkout1 频率 当
mcm = 1. 如果 这 串行 端口 是 不 正在 使用, clkx 变得 在 这 高-阻抗 状态 当 止
是 起作用的
低. 值 在 重置 是 作 一个 输入.
CLKR 84 i/o
receive-时钟 输入. 外部 时钟 信号 为 clocking 数据 从 这 dr (数据-receive) 管脚 在 这 串行-端口
receive 变换 寄存器 (rsr). clkr 必须 是 呈现 在 串行-端口 transfers. 如果 这 串行 端口 是 不 正在
使用, clkr 能 是 抽样 作 一个 输入 用 这 in0 位 的 这 sspcr.
FSR 85 i/o
框架 同步 脉冲波 为 receive 输入. 这 下落 边缘 的 这 fsr 脉冲波 initiates 这 数据-receive
处理, beginning 这 clocking 的 这 rsr. fsr 变得 在 这 高-阻抗 状态 当 止
是 起作用的 低.
FSX 89 i/o
框架 同步 脉冲波 为 transmit 输入/输出. 这 下落 边缘 的 这 fsx 脉冲波 initiates 这
数据-transmit 处理, beginning 这 clocking 的 这 串行-端口 transmit 变换 寄存器 (xsr). 下列的 reset,
fsx 是 一个 输入. fsx 能 是 选择 用 软件 至 是 一个 输出 当 这 txm 位 在 这 sspcr 是 设置 至
1. fsx 变得 在 这 高-阻抗 状态 当 止
是 起作用的 低.
DR 86 I 串行-数据 receive 输入. 串行 数据 是 received 在 这 receive 变换 寄存器 (rsr) 通过 这 dr 管脚.
DX 90 O
串行-端口 transmit 输出. 串行 数据 是 transmitted 从 这 transmit 变换 寄存器 (xsr) 通过 这 dx 管脚.
dx 是 在 这 高-阻抗 状态 当 止
是 起作用的 低.
TX 93 O 异步的 transmit 管脚
RX 95 I 异步的 receive 管脚
测试 信号
TRST 79 I
ieee 标准 1149.1 (jtag) 测试 重置. trst, 当 起作用的 高, 给 这 scan 系统 控制 的 这
行动 的 这 设备. 如果 trst
是 不 连接 或者 驱动 低, 这 设备 运作 在 它的 函数的 模式,
和 这 测试 信号 是 ignored.
如果 这 trst
管脚 是 不 驱动, 一个 外部 pulldown 电阻 必须 是 使用.
TCK 78 I
jtag 测试 时钟. tck 是 正常情况下 一个 自由-运动 时钟 信号 和 一个 50% 职责 循环. 这 改变 在 这
测试-进入 端口 (tap) 输入 信号 (tms 和 tdi) 是 clocked 在 这 tap controller, 操作指南 register, 或者
选择 测试-数据 寄存器 在 这 rising 边缘 的 tck. 改变 在 这 tap 输出 信号 (tdo) 出现 在 这
下落 边缘 的 tck.
TMS 81 I jtag 测试-模式 选择. tms 是 clocked 在 这 tap 控制 在 这 rising 边缘 的 tck.
TDI 80 I jtag 测试-数据 输入. tdi 是 clocked 在 这 选择 寄存器 (操作指南 或者 数据) 在 一个 rising 边缘 的 tck.
TDO 82 o/z
jtag 测试-数据 输出. 这 内容 的 这 选择 寄存器 (操作指南 或者 数据) 是 shifted 输出 的 tdo 在 这
下落 边缘 的 tck. tdo 是 在 这 高-阻抗 状态 除了 当 这 scanning 的 数据 是 在 progress.
EMU0 76 i/o/z
emulator 管脚 0. 当 trst是 驱动 低, emu0 必须 是 高 为 触发 的 这 止情况. 当 trst
是 驱动 高, emu0 是 使用 作 一个 中断 至 或者 从 这 emulator 系统 和 是 定义 作 一个 输入/输出
通过 这 jtag scan.
emu1/止 77 i/o/z
emulator 管脚 1. emulator 管脚 1 使不能运转 所有 输出. 当 trst是 驱动 高, emu1/止是 使用 作 一个
中断 至 或者 从 这 emulator 系统 和 是 定义 作 一个 输入/输出 通过 这 jtag scan. 当 trst
是 驱动 低, 这个 管脚 是 配置 作 止. emu1/止, 当 起作用的 低, puts 所有 输出 驱动器 在 这
高-阻抗 状态. 便条 那 止
是 使用 exclusively 为 测试 和 emulation 目的 (不 为
multiprocessing 产品). 因此, 为 这 止
情况, 这 下列的 应用:
TRST
= 0
emu0 = 1
emu/止
= 0
i = 输入, o = 输出, z = 高 阻抗, pwr = 电源, 地 = 地面
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com