首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1049527
 
资料名称:TPS54312PWP
 
文件大小: 553K
   
说明
 
介绍:
3-V TO 6-V INPUT, 3-A OUTPUT SYNCHRONOUS-BUCK PWM SWITCHER WITH INTEGRATED FETs
 
 


: 点此下载
  浏览型号TPS54312PWP的Datasheet PDF文件第1页
1
浏览型号TPS54312PWP的Datasheet PDF文件第2页
2

3
浏览型号TPS54312PWP的Datasheet PDF文件第4页
4
浏览型号TPS54312PWP的Datasheet PDF文件第5页
5
浏览型号TPS54312PWP的Datasheet PDF文件第6页
6
浏览型号TPS54312PWP的Datasheet PDF文件第7页
7
浏览型号TPS54312PWP的Datasheet PDF文件第8页
8
浏览型号TPS54312PWP的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
tps54311, tps54312
tps54313, tps54314
tps54315, tps54316
SLVS416A
二月 2002
july 2003
www.德州仪器.com
3
电的 特性
T
J
=
40
°
c 至 125
°
c, vin = 3 v 至 6 v (除非 否则 指出)
参数 测试 情况 最小值 典型值 最大值 单位
供应 电压, vin
vin 输入 电压 范围 3 6 V
f
s
= 350 khz, fsel = 0.8 v, rt 打开 6.2 9.6
安静的 电流
f
s
= 550 khz,
阶段 管脚 打开
FSEL
2.5 v, rt 打开,
8.4 12.8
毫安
关闭, ss/ena = 0 v 1 1.4
下面 电压 锁 输出
开始 门槛 电压, uvlo 2.95 3
停止 门槛 电压, uvlo 2.70 2.80
V
hysteresis 电压, uvlo 0.14 0.16 V
rising 和 下落 边缘 deglitch,
UVLO
(1)
2.5
µ
s
偏差 电压
输出 电压, vbias I
(vbias)
= 0 2.70 2.80 2.90 V
输出 电流, vbias
(2)
100
µ
一个
输出 电压
T
J
= 25
°
c, vin = 5 v 0.9 V
TPS54311
3
VIN
6 v, 0
IL
3 一个,
40
T
J
125
2.5% 2.5%
T
J
= 25
°
c, vin = 5 v 1.2 V
TPS54312
3
VIN
6 v, 0
IL
3 一个,
40
T
J
125
2.5% 2.5%
T
J
= 25
°
c, vin = 5 v 1.5 V
TPS54313
3
VIN
6 v, 0
IL
3 一个,
40
T
J
125
2.5% 2.5%
V
O
输出 电压
T
J
= 25
°
c, vin = 5 v 1.8 V
TPS54314
3
VIN
6 v, 0
IL
3 一个,
40
T
J
125
2.5% 2.5%
T
J
= 25
°
c, vin = 5 v 2.5 V
TPS54315
3
VIN
6 v, 0
IL
3 一个,
40
T
J
125
2.5% 2.5%
T
J
= 25
°
c, vin = 5 v 3.3 V
TPS54316
3
VIN
6 v, 0
IL
3 一个,
40
T
J
125
2.5% 2.5%
规章制度
线条 规章制度
(1)
(3)
I
L
= 1.5 一个, 350
f
s
550 khz, T
J
= 85
°
C 0.21 %/v
加载 规章制度
(1)
(3)
I
L
= 0 一个 至 3 一个, 350
f
s
550 khz, T
J
= 85
°
C 0.21 %/一个
振荡器
内部 设置 自由-运动 频率
FSEL
0.8 v, rt 打开 280 350 420
内部 设置 自由-运动 频率
范围
FSEL
2.5 v, rt 打开 440 550 660
kHz
rt = 180 k
(1% 电阻 至 agnd)
(1)
252 280 308
externally 设置 自由-运动 频率
rt = 100 k
(1% 电阻 至 agnd) 460 500 540
kHz
范围
rt = 68 k
(1% 电阻 至 agnd)
(1)
663 700 762
kHz
高-水平的 门槛 电压 在 fsel 2.5 V
低-水平的 门槛 电压 在 fsel 0.8 V
ramp valley
(1)
0.75 V
ramp 振幅 (顶峰-至-顶峰)
(1)
1 V
最小 controllable 在 时间
(1)
200 ns
最大 职责 循环 90%
(1)
指定 用 设计
(2)
静态的 resistive 负载 仅有的
(3)
指定 用 这 电路 使用 在 图示 10.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com