首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1054186
 
资料名称:SAA7110
 
文件大小: 418.81K
   
说明
 
介绍:
One Chip Front-end 1 OCF1
 
 


: 点此下载
  浏览型号SAA7110的Datasheet PDF文件第3页
3
浏览型号SAA7110的Datasheet PDF文件第4页
4
浏览型号SAA7110的Datasheet PDF文件第5页
5
浏览型号SAA7110的Datasheet PDF文件第6页
6

7
浏览型号SAA7110的Datasheet PDF文件第8页
8
浏览型号SAA7110的Datasheet PDF文件第9页
9
浏览型号SAA7110的Datasheet PDF文件第10页
10
浏览型号SAA7110的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
1995 Oct 18 7
飞利浦 半导体 产品 规格
一个 碎片 front-终止 1 (ocf1) saa7110; saa7110a
重置 32 重置 起作用的 低 输入/输出 (cgce = 1, 输出; cgce = 0, 输入); sets 这 设备 在 一个
defined 状态. 所有 数据 输出 是 在 高 阻抗 状态. 这 i
2
c-总线 是 重置 (waiting 为
开始 情况). 使用 这 外部 cgc, 这 低 时期 必须 是 maintained 为 在 least
30 llc 时钟 循环.
CGCE 33 cgc 使能 起作用的 高 输入 (cgce = 1, 在-碎片 cgc 起作用的; cgce = 0, 外部 cgc
模式, 使用 saa7197).
V
DD
34 供应 电压 (+5 v)
V
SS
35 地面
HCL 36 horizontal 夹紧 输入/输出 脉冲波 (可编程序的 通过 i
2
c-总线 位 pulio: pulio = 1,
输出; pulio = 0, 输入). 这个 信号 是 使用 至 表明 这 黑色 水平的 夹紧 时期 为
这 相似物 输入 接口. 这 beginning 和 终止 的 它的 高 时期 (仅有的 在 这 输出 模式)
能 是 编写程序 通过 这 i
2
c-总线 寄存器 03h, 04h 在 50 hz 模式 和 寄存器 16h,
17h 在 60 hz 模式, 起作用的 高.
HSY 37 horizontal 同步 输入/输出 指示信号 (可编程序的 通过 i
2
c-总线 位 pulio:
PULIO = 1, 输出; pulio = 0, 输入). 这个 信号 是 喂养 至 这 相似物 接口. 这 beginning
和 终止 的 它的 高 时期 (仅有的 在 这 输出 模式) 能 是 编写程序 通过 这 i
2
c-总线
寄存器 01h, 02h 在 50 hz 模式 和 寄存器 14h, 15h 在 60 hz 模式, 起作用的 高.
HS 38 horizontal 同步 输出 (可编程序的; 这 高 时期 是 128 llc 时钟 循环).
这 位置 的 这 积极的 斜度 是 可编程序的 在 8 llc increments 在 一个 完全 线条
(64
µ
s) 通过 这 i
2
c-总线 寄存器 05h 在 50 hz 模式 或者 寄存器 18h 在 60 hz 模式.
plin (hl) 39 pal identifier 不 输出; marks 为 demodulated pal 信号 这 inverted 线条 (plin = 低)
和 一个 非-inverted 线条 (plin = 高) 和 为 demodulated secam 这 dr 线条
(plin = 低) 和 这 db 线条 (plin = 高). 选择 plin 函数 通过 i
2
c-总线 位 rtse = 0.
(h-pll 锁 输出; 一个 高 状态 indicates 那 这 内部的 pll 有 锁. 选择 hl
函数 通过 i
2
c-总线 位 rtse = 1).
odd (vl) 40 odd/甚至 field identification 输出; 一个 高 状态 indicates 这 odd field. 选择 odd
函数 通过 i
2
c-总线 位 rtse = 0.
(vertical 输出; 一个 状态 indicates 内部的 vertical 噪音 limiter (vnl)
是 在 一个 锁 状态. 选择 vl 函数 通过 i
2
c-总线 位 rtse = 1).
VS 41 vertical 同步 输入/输出 (可编程序的 通过 i
2
c-总线 位 oehv: oehv = 1,
输出; oehv = 0, 输入). 这个 信号 indicates 这 vertical 同步 和 遵守 至 这
yuv 输出. 这 高 时期 的 这个 信号 是 大概 六 线条 如果 这 vnl 函数 是
起作用的. 这 积极的 斜度 包含 这 阶段 信息 为 一个 deflection 控制, 为
例子 这 tda9150. 在 输入 模式 这个 信号 是 使用 至 同步 这 vertical 增益 和
clamp blanking 平台, 起作用的 高.
HREF 42 horizontal 涉及 输出; 这个 信号 是 使用 至 表明 数据 在 这 数字的 yuv-总线. 这
积极的 斜度 marks 这 beginning 的 一个 新 起作用的 线条. 这 高 时期 的 href 是 也
768 y 样本 或者 640 y 样本 长 取决于 在 这 发现 field 频率
(50/60 Hz 模式). href 是 使用 至 同步 数据 多路调制器/demultiplexers. href 是 也
呈现 在 这 vertical blanking 间隔.
V
SS
43 地面
V
DD
44 供应 电压 (+5 v)
标识 管脚 描述
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com