www.datasheet4u.com
datasheet4u.com
datasheet4u.com
datasheet4u.com
datasheet4u.com
datasheet4u.com
rev. 0.4 / sep. 2005 4
hy57v643220d(l/s)t(p) 序列
4banks x 512k x 32bits 同步的 dram
管脚 函数 描述
管脚 管脚 名字 描述
CLK 时钟
这 系统 时钟 输入. 所有 其它 输入 是 注册 至 这
sdram 在 这 rising 边缘 的 clk.
CKE 时钟 使能
控制 内部的 时钟 信号 和当 deactivated, 这 sdram 将
是 一个 的 这 states among 电源 向下, suspend 或者 自 refresh
CS
碎片 选择 使能 或者 使不能运转 所有 输入 除了 clk, cke 和 dqm
ba0, ba1 bank 地址
选择 bank 至 是 使活动 在 ras
activity
选择 bank 至 是 读/写 在 cas
activity
a0 ~ a10 地址
行 地址 : ra0 ~ ra10, column 地址 : ca0 ~ ca7
自动-precharge 标记 : a10
RAS
, cas, 我们
行 地址 strobe,
column 地址 strobe,
写 使能
RAS
, cas和 我们定义 这 运作
谈及 函数 真实 表格 为 详细信息
DQM0~3 数据 输入/输出 掩饰
控制 输出 缓存区 在 读 模式 和 masks 输入 数据 在 写
模式
dq0 ~ dq31 数据 输入/输出 Multiplexed 数据 输入 / 输出 管脚
vdd/vss 电源 供应/地面 电源 供应 for 内部的 电路 和 输入 缓存区
vddq/vssq
数据 输出 电源/
地面
电源 供应 为 输出 缓存区
NC 非 连接 非 连接