首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1054968
 
资料名称:TFP410PAP
 
文件大小: 325.9K
   
说明
 
介绍:
Peripheral IC
 
 


: 点此下载
  浏览型号TFP410PAP的Datasheet PDF文件第3页
3
浏览型号TFP410PAP的Datasheet PDF文件第4页
4
浏览型号TFP410PAP的Datasheet PDF文件第5页
5
浏览型号TFP410PAP的Datasheet PDF文件第6页
6

7
浏览型号TFP410PAP的Datasheet PDF文件第8页
8
浏览型号TFP410PAP的Datasheet PDF文件第9页
9
浏览型号TFP410PAP的Datasheet PDF文件第10页
10
浏览型号TFP410PAP的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个



 
SLDS145A
october 2001
修订 january 2002
7
邮递 办公室 盒 655303
达拉斯市, 德州 75265
电的 特性 在 推荐 运行 自由-空气 温度 范围 (除非
否则 指出)
直流 规格
参数 测试 情况 最小值 典型值 最大值 单位
V le el inp t oltage (cmos inp t)
V
REF
= dv
DD
0.7 v
DD
VV
IH
高-水平的 输入 电压 (cmos 输入)
0.5 v
V
REF
0.95 v
V
REF
+ 0.2
V
V Lo le el inp t oltage (cmos inp t)
V
REF
= dv
DD
0.3v
DD
VV
IL
低-水平的 输入 电压 (cmos 输入)
0.5 v
V
REF
0.95 v
V
REF
0.2
V
V
OH
高-水平的 数字的 输出 电压 (打开-流 输出) V
DD
= 3 v, i
OH
= 20
µ
一个 2.4 V
V
OL
低-水平的 数字的 输出 电压 (打开-流 输出) V
DD
= 3.6 v, i
OL
= 4 毫安 0.4 V
I
IH
高-水平的 输入 电流 V
I
= 3.6 v
±
25
µ
一个
I
IL
低-水平的 输入 电流 V
I
= 0
±
25
µ
一个
V
H
dvi 单独的-结束 高-水平的 输出 电压 AV
DD
0.01 AV
DD
+ 0.01 V
V
L
dvi 单独的-结束 低-水平的 输出 电压
AV
DD
= 3.3 v
±
5%,
R
T
50
±
10%
AV
DD
0.6 AV
DD
0.4 V
V
摆动
dvi 单独的-结束 输出 摆动 电压
R
T
= 50
±
10%,
R
TFADJ
=510
±
1%
400 600 mV
p-p
V
dvi 单独的-结束 备用物品/止 输出 电压
R
TFADJ
= 510
±
1%
AV
DD
0.01 AV
DD
+ 0.01 V
I
PD
电源-向下 电流 (看 便条 3) 200 500
µ
一个
I
IDD
正常的 电源 供应 电流 worst 情况 模式
200 250 毫安
R
T
是 这 单独的-结束 末端 阻抗 在 这 接受者 终止 的 这 dvi link.
黑色 和 白 checkerboard 模式, 各自 checker 是 一个 pixel 宽.
便条 3: 假设 所有 输入 至 这 传输者 是 不 toggling.
交流 规格
参数 测试 情况 最小值 典型值 最大值 单位
f
(idck)
idck 频率 25 165 MHz
t
(pixel)
pixel 时间 时期 (看 便条 4) 6.06 40 ns
t
(idck)
idck 职责 循环 30% 70%
t
(ijit)
idck 时钟 jitter 容忍 2 ns
t
r
dvi 输出 上升 时间 (20-80%) (看 note5) 75 240 ps
t
f
dvi 输出 下降 时间 (20-80%) (看 便条 5) 75 240 ps
t
sk(d)
dvi 输出 intra-一双 + 至
差别的 skew (看 便条 6)
f
(IDCK)
= 165 mhz
50 ps
t
sk(cc)
dvi 输出 inter-一双 或者 频道-至-频道 skew (看 便条 6)
f
(idck)
165MHz
1.2 ns
t
ojit
dvi 输出 时钟 jitter, 最大值 (看 便条 7) 150 ps
t
su(idf)
数据, de, vsync, hsync 建制 时间 至 idck+ 下落 边缘
单独的 边缘
(bsel 1 DSEL 0
1.2 ns
t
h(idf)
数据, de, vsync, hsync 支撑 时间 至 idck+ 下落 边缘
(bsel=1, dsel=0,
dken=0, 边缘=0)
1.3 ns
t
su(idr)
数据, de, vsync, hsync 建制 时间 至 idck+ rising 边缘
单独的 边缘
(bsel 1 DSEL 0
1.2 ns
t
h(idr)
数据, de, vsync, hsync 支撑 时间 至 idck+ rising 边缘
(bsel=1, dsel=0,
dken=0, 边缘=1)
1.3 ns
t
su(id)
数据, de, vsync, hsync 建制 时间 至 idck+ 下落/rising
边缘
双 边缘
(bsel=0, dsel=1,
dken=0)
0.9 ns
t
h(id)
数据, de, vsync, hsync 支撑 时间 至 idck+ 下落/rising
边缘
双 边缘 (bsel=0,
dsel=1, dken=0)
1 ns
t
(步伐)
de-skew 修整 increment dken = 1 350 ps
注释: 4. t
(pixel)
是 这 pixel 时间 定义 作 这 时期 的 这 txc 输出 时钟. 这 时期 的 idck 是 equal 至 t
(pixel)
.
5. 上升 和 下降 时间 是 量过的 作 这 时间 在 20% 和 80% 的 信号 振幅.
6. 量过的 differentially 在 这 50% 越过 要点 使用 这 idck+ 输入 时钟 作 一个 触发.
7. 相关的 至 输入 时钟 (idck).
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com