首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1055087
 
资料名称:CH7017
 
文件大小: 925.65K
   
说明
 
介绍:
LVDS Transmitter with up-scaler / TV Encoder with Marcovision
 
 


: 点此下载
  浏览型号CH7017的Datasheet PDF文件第1页
1
浏览型号CH7017的Datasheet PDF文件第2页
2
浏览型号CH7017的Datasheet PDF文件第3页
3
浏览型号CH7017的Datasheet PDF文件第4页
4

5
浏览型号CH7017的Datasheet PDF文件第6页
6
浏览型号CH7017的Datasheet PDF文件第7页
7
浏览型号CH7017的Datasheet PDF文件第8页
8
浏览型号CH7017的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
CHRONTEL
ch7017/ch7018
201-0000-043
rev. 2.0, 4/17/2006 5
表格 1: 管脚 描述 (持续)
管脚 # # 的 管脚 类型 标识 描述
110 1 在 vin
v-同步 输入
这个 管脚 是 这 输入 的 一个 电压 translating 数字的 缓存区. 输入 门槛
能 是 编写程序 用 串行 端口 至 equal 至 vref2/2 或者 至 dvdd/2.
119 1 输出 hout
h-同步 输出
这个 管脚 是 这 输出 的 一个 电压 translating 数字的 缓存区 和 是 驱动
从 v5v.
109 1 在 hin
h-同步 输入
这个 管脚 是 这 输入 的 一个 电压 translating 数字的 缓存区. 输入 门槛
能 是 编写程序 用 串行 端口 至 equal 至 vref2/2 或者 至 dvdd/2
49 1 输出 c/hsync
composite / horizontal 同步
这个 管脚 提供 composite 同步 在tv 模式 和 horizontal 同步 在
绕过 rgb 模式. 这个 管脚 是 驱动 用 这 dvdd 供应.
50 1 输出 bco/vsync
缓冲 时钟 输出 / vertical 同步
这个 输出 管脚 提供 缓冲 crystal 振荡器时钟 输出 或者
vsync 输出 在 绕过 rgb 模式. th是 管脚 是 驱动 用 这 dvdd
供应.
52 1 xi / fin
结晶 输入 / 外部 涉及 输入
一个 并行的 resonant 14.31818mhz 结晶 (+
20 ppm) 应当 是 连结
在 这个 管脚 和 xo. 不管怎样, 一个 外部 cmos 兼容 时钟
能 驱动 这 xi/fin 输入.
53 1 输出 xo
结晶 输出
一个 并行的 resonance 14.31818mhz 结晶 (+
20 ppm) 应当 是 连结
在 这个 管脚 和 xi / fin. however, 如果 一个 外部 cmos 时钟 是
连结 至 xi/fin, xo 应当 是 left 打开.
59 1 输出 p-输出
pixel 时钟 输出
这个 管脚 提供 一个 pixel 时钟 信号 至 这 vga控制, 这个 能
是 使用 作 一个 涉及 频率.这 输出 是 选择能 在 1x
和 2x 的 这 pixel 时钟 频率. 这 输出 驱动器 是 驱动 从
这 vddv 供应 (管脚 60). 这个 输出 有 一个 可编程序的 触发-状态.
这 电容的 加载 在 这个 管脚 应当 是 保持 至 一个 最小.
61 1 在 vref1
涉及 电压 输入 1
这 vref1 管脚 输入 一个 涉及 电压的 vddv / 2. 这 信号 是
获得 externally 通过 一个 电阻分隔物 和 解耦 电容,
和 将 是 使用 作 一个 涉及 level 为 数据, 同步 和 时钟 输入.
68-73, 77-82
12 在 d1[11:0]
data1[11] 通过 data1[0] 输入
这些 管脚 接受 这 12 数据 输入 从 一个 数字的 video 端口 的 一个
graphics 控制.这 水平 是 0 至 vddv. vref1 是 这 门槛
水平的.
76, 74 2 xclk1,
XCLK1*
外部 时钟 输入
这些 输入 表格 一个 差别的 时钟 信号 输入 至 这 设备 为 使用
和 这 h1, v1 和 d1[11:0] 数据. 如果 差别的 clocks 是 不
有, 这 xclk1* 输入 应当 是连接 至 vref1. 这 时钟
极性 能 是 选择 用 这 mcp1 控制 位.
85-90, 94-99 12 d2[11:0]
data2[11] 通过 data2[0] 输入
这些 管脚 接受 这 12 数据 输入 从 一个 数字的 video 端口 的 一个
graphics 控制.这 水平 是 0 至 vddv. vref1 是 这 门槛
水平的.
93, 91 2 xclk2,
XCLK2*
外部 时钟 输入
这些 输入 表格 一个 差别的 时钟 信号 输入 至 这 设备 为 使用
和 这 h2, v2 和 d2[11:0] 数据. 如果 差别的 clocks 是 不
有, 这 xclk2* 输入 应当 是连接 至 vref1. 这 时钟
极性 能 是 选择 用 这 mcp2 控制 位.
118 1 电源 v5v
5v 供应 为 h/vout
(5v)
64, 83, 84, 103 4 电源 DVDD
数字的 供应 电压
(3.3v)
67, 75, 92, 100 4 电源 DGND
数字的 地面
60 1 电源 vddv
i/o 供应 电压
(1.1v 至 3.3v)
55 2 电源 tvpll_vdd
tv pll 供应 电压
(3.3v)
54 1 电源 tvpll_vcc
tv pll 供应 电压
(3.3v)
51 1 电源 tvpll_地
tv pll 地面
37 1 电源 dac_vdd
dac 供应 电压
(3.3v)
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com