AD7628
–7–
rev. 一个
微处理器 接口
图示 11. ad7628 双 dac 至 6800 cpu 接口
可编程序的 window 比较器
图示 13. digitally 可编程序的 window 比较器
(upper 和 更小的 限制 探测器)
可编程序的 状态 能变的 过滤
图示 12. ad7628 双 dac 至 8085 cpu 接口
在 这 电路 的 图示 13, 这 ad7628 是 使用 至 执行 一个
可编程序的 window 比较器. dacs 一个 和 b 是 承载
和 这 必需的 upper 和 更小的 电压 限制 为 这 测试,
各自. 如果 这 测试 输入 是 不 在里面 这 编写程序 lim-
它的, 这 通过/失败 输出 将 表明 一个 失败 (逻辑 零).
在 这个 状态, 能变的 或者 普遍的 过滤 配置 (图示
14) 为 dacs a1 和 b1 控制 这 增益 和 q 的 这 过滤
典型的, 当 dacs a2 和 b2 控制 这 截止 fre-
quency, f
C
. dacs a2 和 b2 必须 追踪 准确地 为 这 简单的
expression 为 f
C
至 支撑. 这个 是 readily accomplished 用 这
ad7628. 运算 放大器 是 2
×
ad644. c3 compensates 为 这
影响 的 运算 放大 增益-带宽 限制.
这 过滤 提供 低 通过, 高 通过 和 带宽 通过 输出
和 是 ideally suited 为 产品 在哪里 微处理器 con-
trol 的 过滤 参数 是 必需的, e.g., equalizer, 声调 con-
trols, 等
可编程序的 范围 为 组件 值 显示 是 f
C
= 0 khz
至 15 khz 和 q = 0.3 至 4.5.
图示 14. digitally 控制 状态 能变的 过滤
电路 equations
C
1
= c
2
, r
1
= r
2
, r
4
= r
5
f
C
=
1
2
π
R
1
C
1
q =
R
3
R
4
.
R
F
R
FBB
1
一个
O
= –
R
F
R
S
便条
dac 相等的 阻抗 相等
256
×
DAC Ladder resistance
()
dac 数字的 代号