ad7804/ad7805/ad7808/ad7809
–5–rev. 一个
ad7805/ad7809 定时 特性
1
(v
DD
= 3.3 v
10% 至 5 v
10%; agnd = dgnd = 0 v; 涉及
= 内部的 涉及. 所有 规格 t
最小值
至 t
最大值
除非 否则 指出.)
限制 在 t
最小值
, t
最大值
参数 所有 版本 单位 描述
t
1
25 ns 最小值 模式 有效的 至 写 建制 时间
t
2
4.5 ns 最小值 模式 有效的 至 写 支撑 时间
t
3
25 ns 最小值 地址 有效的 至 写 建制 时间
t
4
4.5 ns 最小值 地址 有效的 至 写 支撑 时间
t
5
25 ns 最小值 数据 建制 时间
t
6
4.5 ns 最小值 数据 支撑 时间
t
6A
6 ns 最小值
LDAC
有效的 至 写 支撑 时间
t
7
40 ns 最小值 碎片 选择 至 写 建制 时间
t
8
0 ns 最小值 碎片 选择 至 写 支撑 时间
t
9
40 ns 最小值 写 pulsewidth
t
10
100 ns 最小值 时间 在 successive 写
t
11
40 ns 最小值
LDAC
,
CLR
Pulsewidth
t
12
100 ns 最小值 写 至
LDAC
建制 时间
便条
1
样本 测试 在 最初的 释放 和 之后 任何 redesign 或者 处理 改变 那 将 影响 这个 参数. 所有 输入 信号 是 指定 和 tr = tf = 5 ns 和
安排时间 从 一个 电压 的 (v
IL
+ v
IH
)/2.
规格 主题 至 改变 没有 注意.
模式
CS
WR
数据
LDAC
2
CLR
LDAC
1
t
1
t
2
t
3
t
4
t
7
t
8
t
9
t
5
t
6
t
10
t
11
t
12
t
11
1
定时 (所需的)东西 为 同步的
LDAC
更新 或者
LDAC
将 是 系 permanently 低 如果 必需的.
2
定时 (所需的)东西 为 异步的
LDAC
更新.
t
6A
a0, a1, a2
图示 2. 定时 图解 为 ad7805/ad7809 并行的 写