®
9
ADS7800
图示 6. 转变 模式: r/c 脉冲波 低 — 输出 使能 之后 转换.
内部的 时钟
这 ads7800 有 一个 内部的 时钟 那 是 工厂 修整
至 达到 一个 典型 转换 时间 的 2.47
µ
s, 和 一个
最大 转换 时间 在 这 全部 运行 tempera-
ture 范围 的 2.7
µ
s. 非 外部 adjustments 是 必需的,
和 和 这 有保证的 最大 acquisition 时间 的
300ns, throughput 效能 是 使确信 和 转变
脉冲 作 关闭 作 3
µ
s.
读 数据
之后 转换 是 initiated, 这 输出 缓存区 仍然是 在 一个
hi-z 状态 直到 这 下列的 三 逻辑 情况 是
同时发生地 符合: r/c 是 高, busy 是 高 和 cs
是 低. 在之上 satisfaction 的 这些 情况, 这 数据 线条
是 使能 符合 至 这 状态 的 hbe. 看 图示 9 和
表格 iii 为 定时 relationships 和 规格.
校准
optional 外部 增益 和 补偿 修整
补偿 和 全部-规模 errors 将 是 修整 至 零 使用
外部 补偿 和 全部-规模 修整 电位器 连接
至 这 ads7800 作 显示 在 计算数量 10 和 11.
如果 调整 的 补偿 和 全部 规模 是 不 必需的,
连接 作 显示 在 计算数量 4 和 5 应当 是 使用.
校准 程序
第一, 修整 补偿, 用 应用 在 这 输入 (管脚 1 或者 2) 这
mid-要点 转变 电压 (–2.44mv 为 这
±
10v 范围,
–1.22mv 为 这
±
5v 范围.) 和 这 ads7800 converting
continually, 调整 分压器 r
1
直到 这 msb (d11 在
管脚 5) 是 toggling alternately 高 和 低.
next 调整 全部 规模, 用 应用 在 这 输入 一个 直流 输入
信号 那 是 3/2lsb 在下 这 名义上的 全部 规模 电压
(+9.9927v 为 这
±
10v 范围, +4.9963v 为 这
±
5V
范围.) 和 这 ads7800 converting continually, 调整
R
2
直到 这 lsb (d0 在 管脚 17) 是 toggling 高 和 低
和 所有 的 这 其它 位 高.
布局 仔细考虑
因为 的 这 高 决议 和 线性 的 这 ads7800,
系统 设计 问题 此类 作 地面 path 阻抗 和
联系 阻抗 变为 非常 重要的.
相似物 信号 源 阻抗
这 输入 阻抗 的 这 ads7800 是 6.3k
Ω
或者 4.2k
Ω
(为
这
±
10v 和
±
5v 范围 各自.) 至 避免 introduc-
ing 扭曲量, 这 源 阻抗 必须 是 非常 低, 或者
常量 和 信号 水平的. 这 输出 阻抗 提供
用 大多数 运算 放大器 是 完美的.
管脚 23 (v
SD
) 和 24 (v
SA
) 是 不 连接 内部
在 这 ads7800, 至 maximize 精度 在 这 碎片. 它们
应当 是 连接 一起 作 关闭 作 可能 至 这 单位.
r/c
转换器
模式
BUSY
数据
总线
t
W
Acquire 转变 Acquire 转变
数据 有效的 hi-z 状态 数据 有效的 hi-z 状态
t
DBC
t
AP
t
B
t
DBE
t
一个
t
DB
t
C
t
HDR
和 t
HL
1
2
ADS7800
±5V
输入
图示 4.
±
10v 范围 没有 修整.
1
2
ADS7800
±10V
输入
图示 5.
±
5v 范围 没有 修整.