¡ 半导体
msm7702-01/02/03
5/17
V
DD
电源 供应 为 +2.7 v 至 +3.8 v. (典型地 3.0 v)
PCMIN
pcm 信号 输入.
一个 串行 pcm 信号 输入 至 这个 管脚 是 转变 至 一个 相似物 信号 在 同步 和 这
rsync 信号 和 bclk 信号.
这 数据 比率 的 这 pcm 信号 是 equal 至 这 频率 的 这 bclk 信号.
这 pcm 信号 是 shifted 在 一个 下落 边缘 的 这 bclk 信号 和 latched 在 这 内部的 寄存器
当 shifted 用 第八 位.
这 开始 的 这 pcm 数据 (msd) 是 identified 在 这 rising 边缘 的 rsync.
BCLK
变换 时钟 信号 输入 为 这 pcmin 和 pcmout 信号.
这 频率, equal 至 这 数据 比率, 是 64, 96, 128, 192, 256, 384, 512, 768, 1024, 1536, 1544, 2048,
或者 200 khz. 设置 这个 信号 至 逻辑 "1" 或者 "0" 驱动 两个都 transmit 和 receive 电路 至 这
电源 节省 状态.
RSYNC
receive 同步 信号 输入.
第八 必需的 位 是 选择 从 串行 pcm 信号 在 这 pcmin 管脚 用 这 receive
同步 信号.
信号 在 这 receive 部分 是 同步 用 这个 同步 信号. 这个 信号 必须 是
同步 在 阶段 和 这 bclk. 这 频率 应当 是 8 khz
±
50 ppm 至 保证 这
交流 特性 这个 是 mainly 这 频率 特性 的 这 receive 部分.
不管怎样, 如果 这 频率 典型的 的 一个 应用 系统 是 不 指定 exactly, 这个 设备
能 运作 在 这 范围 的 8 khz
±
2 khz, 但是 这 电的 特性 在 这个 规格 是
不 有保证的.
XSYNC
transmit 同步 信号 输入.
这 pcm 输出 信号 从 这 pcmout 管脚 是 输出 在 同步 和 这个 transmit
同步 信号. 这个 同步 信号 triggers 这 pll 和 synchronizes 所有 定时
信号 的 这 transmit 部分.
这个 同步 信号 必须 是 同步 在 阶段 和 bclk.
这 频率 应当 是 8 khz
±
50 ppm 至 保证 这 交流 特性 这个 是 mainly
这 频率 特性 的 这 transmit 部分.
不管怎样, 如果 这 频率 典型的 的 一个 应用 系统 是 不 指定 exactly, 这个 设备
能 运作 在 这 范围 的 8 khz
±
2 khz, 但是 这 电的 特性 在 这个 规格 是
不 有保证的.
设置 这个 信号 至 逻辑 "1" 或者 "0" 驱动 两个都 transmit 和 receive 电路 至 这 电源 节省
状态.