AGND
(管脚 1, 6, 13) 相似物 电路 ground.
AV
CC
(管脚 2, 12, 14) +5v 电源 供应 为 这 相似物 section. 绕过 至 相似物 地面 和 一个 0.1
µ
f 电容.
AV
EE
(管脚 3, 5, 7,11) -5v 电源 供应 为 这 相似物 section. 绕过 至 相似物 地面 和 一个 0.1
µ
f 电容.
ENCODE
(管脚 4) encode initiates 一个 新 数据 转换 循环 在 各自 rising 边缘. 逻辑 为 这个 输入 是
标准 ttl. 50% 职责 循环 是 推荐 为 全部 遵从 和 这 有保证的 规格.
AIN
(管脚 8) 地面-集中, 直流-结合 相似物 输入 和 一个 1v
pp
最大 输入 范围 从 -0.5v 至
+0.5v.相似物 输入 阻抗 是 大概 500
Ω
.
V
补偿
(管脚 9) 电压 补偿 控制. sets 这 中点的 这 相似物 输入 范围. 正常情况下 left floating. 比率
的 应用 电压 至 有效的 补偿 是 200:1. (1v 应用 至 v
补偿
生产 5mv 中点 补偿.)
V
REF
(管脚 10) 内部的 电压 涉及. nominally +2.4v. v
REF
能 是 牵引的 向上 或者 向下 和 一个 电压
源 至 程序 增益 和 输入 范围. 绕过 v
REF
至 地面 和 一个 0.1
µ
f 电容.
DV
CC
(管脚 15) +5v 电源 供应 为 这 数字的 部分. 绕过 至 数字的 地面 和 一个 0.1
µ
f 电容.
DGND
(管脚 16) 数字的 地面.
d0-d11
___
(管脚 17-28) 数字的 数据 输出 是 cmos 和 ttl 兼容. d0 是 这 lsb 和 d11
___
是 这 msb.
msb 是 inverted. 输出 编码 是 二’s complement.
1AGND 28 d11 (msb inv)
2AV
CC
27 D10
3AV
EE
26 D9
4ENCODE 25 D8
5AV
EE
24 D7
6AGND 23 D6
7AV
EE
22 D5
8AIN 21 D4
9V
补偿
20 D3
10V
REF
19 D2
11AV
EE
18 D1
12AV
CC
17 d0 (lsb)
13AGND 16 DGND
14AV
CC
15 DV
CC
CLC952
clc952 管脚 定义
7
http://www.国家的.com