U6224B
rev. a2,11-apr-00 9 (15)
3-线-总线 描述
当 这 u6224b 是 控制 通过 3-线-总线 format,
然后 数据, 时钟 和 使能 信号 是 喂养 在 这 sda,
scl 和 作/ena 线条 各自. 图示 5 显示 这
数据 format. 这 数据 组成 的 一个 单独的 文字 这个
包含这 可编程序的 分隔物 (14 位) 和 端口
信息.位 非. 15 的 这 可编程序的 分隔物 是
总是 零 当 3-线-总线 模式 是 起作用的. 仅有的 在
这 使能 高 时期, 这 数据 是 clocked 在 这 内部的
数据 变换 寄存器 在 这 负的 时钟 转变. 在
使能低 时期, 这 时钟 输入 是 无能. 新 数据
words 是 仅有的 accepted 用 这 内部的 数据 latches 从
这 变换 寄存器 在 一个 负的 转变 的 这 使能
信号 当 exactly eighteen 时钟 脉冲 是 sent
在 这 高 时期 的 这 使能. 这 数据 sequence
和 这 定时 是 描述 在 这 下列的 图解.
在 3-线-总线 模式, 管脚 9 变为 automatically 这
锁 信号 输出. 一个 改进 锁 发现 电路 gen-
erates 一个 标记 当 这 循环 有 attained 锁.
‘
在 锁
’
是
表明用 一个 低 阻抗 在 在 状态 的 这 打开
集电级输出.
在 3-线-总线 模式, 这 下列的 情况 是 设置 在-
ternally:
5i = 1: 总是 高, 承担 打气 电流 交流-
tive
t1 = 0: 分隔物 测试 模式 止
t0 = 0: 承担 打气 使能
rd1, 2 = x: 涉及 分隔物 比率是 选择
通过 rds 输入
psc = 1: 预分频器在
os = 0: varicap使能
在 3-线-总线 模式, 这 分隔 比率 的 这 涉及
分隔物 将 是 选择 用 应用 一个 适合的
电压在 这 rds 输入 管脚 3.
这 完全 pll 函数 能 是 无能 用
程序编制一个 正常情况下 不 使用 分隔 比率 的 零.
这个 准许 这 tuner 排成直线 用 供应 这 tuning
电压直接地 通过 这 30-v 供应 电压 的 这
tuner.
rds:
涉及 分隔物 选择 管脚 3 涉及 分隔物 比率 电压 在 管脚 3
1024 0% 至 10% vs
512 打开 或者 40% 至 60% vs
640 90% 至 100% vs