软件 emulation 的 这 i
2
c-总线
使用 这
一般 目的 计时器 单位 1 的 这 166 家族
半导体 组 的 16 ap1624 1.978
表格 1:
abbreviation 为 i
2
c-总线 定时 图解
参数 标识 限制 值 单位
最小值 最大值
1. 总线 自由 时间 在 一个 停止 和
开始 情况
t
BUF
4.7 µs
2. 支撑 时间 为 开始 情况. 之后
这个 时期, 这 第一 脉冲波 是 发生.
t
hd;sta
4.0 µs
3. 这 高 时期 的 scl 时钟. t
高
4.0 µs
4. 这 低 时期 的 scl 时钟. t
低
4.7 µs
5. 数据 支撑 时间 t
hd;dat
0
*
µs
6. 上升 时间 为 两个都 scl 和 sda
信号.
t
R
1.0 µs
7. 下降 时间 为 两个都 scl 和 sda 信号. t
F
300 ns
8. 数据 设置-向上 时间 t
su;dat
250 ns
9. 设置-向上 时间 为 一个 重复的 开始
情况.
t
su;sta
4.7 µs
10. 设置-向上 时间 为 停止 情况. t
su;sto
4.0 µs
11. scl clcok 频率 0 100 KHz
12. 电容 加载 为 各自 总线 线条 C
b
400 pF
*
一个 设备 必须 内部 提供 一个 支撑 时间 的 在 least 300 ns 为 sda 信号 在 顺序 至
桥 这 未阐明的 区域 的 这 下落 边缘 的 scl.