CY7C341
4
设计 安全
(持续)
这 cy7c341 是 全部地 functionally 测试 和 有保证的 通过
完全 测试 的 各自 可编程序的 非易失存储器 位 和 所有 内部的
逻辑 elements 因此 ensuring 100% 程序编制 yield.
这 可擦掉的 nature 的 这些 设备 准许 测试 programs 至
是 使用 和 erased 在 early stages 的 这 生产 流动.
这 设备 也 包含 在-板 逻辑 测试 电路系统 至 准许
verification 的 函数 和 交流 规格 once encapsulat-
ed 在 非-windowed 包装.
管脚 配置
i/o
顶 视图
plcc/hlcc
9 8 67 5
13
14
12
11 10
4948
58
59
60
23
24
26
25
27
15
16
4746
43
28
33
20
21
19
18
17
22
34 35 3736 38 39 4241 43 44 4540
66
65
63
64
62
61
V
CC
7C341
c341-2
67
68
69
74
72
73
71
70
84 83 8182 80
21
79
i/o
输入
i/o
输入/clk
输入
输入
地
地
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
地
i/o
i/o
i/o
i/o
V
CC
V
CC
输入
地
地
输入
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
地
i/o
V
CC
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
V
CC
输入
输入/
CLK
地
i/o i/o
i/o i/o
V
CC
i/o
i/o i/o
地 地
i/o i/o
i/o i/o
i/oi/o
i/o
i/o
i/o
i/o
i/o
V
CC
输入
i/o
地
地
i/o
i/o
i/o
i/o
i/o
i/o
i/oi/o
i/oi/o
V
CC
i/o
i/oi/o
GNDGND
i/oi/o
i/o
i/o
i/o
i/o
PGA
Bottom 视图
7C341
c341-3
输入
地 i/o i/o i/o
i/o i/o i/o i/o
L
K
J
H
G
F
E
D
C
B
一个
123456 7891011
i/o
i/o
i/o
i/o
i/o 输入 输入
INPUTINPUTi/o
i/o
i/o
i/oi/o
i/o
i/o
i/o
53525150
30
29
31
32
i/o
i/o
i/o
i/o
i/o
i/o
i/o
i/o
54
55
56
57
i/o
i/o
i/o
i/o
7778 76 75
i/o
i/o
i/o
i/o
i/o
地
输入
输入
地
i/o
图示 1. cy7c341 内部的 定时 模型
逻辑 排列
控制延迟
t
LAC
EXPANDER
延迟
t
EXP
时钟
延迟
t
IC
t
RD
t
COMB
t
获得
输入
延迟
t
在
PIA
延迟
t
PIA
寄存器
输出
延迟
t
OD
t
XZ
t
ZX
逻辑 排列
延迟
t
LAD
逻辑 排列
延迟
t
FD
i/o 延迟
t
IO
输入/
输出
输入
c341-4
系统 时钟 延迟 t
ICS
t
RH
t
RSU
t
前
t
CLR