SN74LS273
http://onsemi.com
4
1.3 v
*the shaded areas 表明 当 这 输入 是 permitted 至
*改变 为 predictable 输出 效能.
1.3 v
1.3 v
1.3 v
1.3 v
1.3 vcp
D
Q
n
t
s
(h)
t
h
(h)
t
s
(l)
t
h
(l)
1/f 最大值
t
PLH
t
PLH
t
PHL
t
PHL
MR
CP
Q
n
Q
n
1.3 v
1.3 v
1.3 v
1.3 v1.3 v
1.3 v
t
rec
t
PHL
t
PLH
t
W
1.3 v
1.3 v
1.3 v
*
t
W
图示 1. 时钟 至 输出 延迟, 时钟 脉冲波 宽度,
频率, 建制 和 支撑 时间 数据 至 时钟
图示 2. 主控 重置 至 输出 延迟, 主控 重置
脉冲波 宽度, 和 主控 重置 恢复 时间
交流 波形
定义 的 条款
建制 时间 (t
s
) — 是 定义 作 这 最小 时间
必需的 为 这 准确无误的 逻辑 水平的 至 是 呈现 在 这 逻辑
输入 较早的 至 这 时钟 转变 从 低-至-高 在
顺序 至 是 公认的 和 transferred 至 这 输出.
支撑 时间 (t
h
) — 是 定义 作 这 最小 时间
下列的 这 时钟 转变 从 低-至-高 那 这
逻辑 水平的 必须 是 maintained 在 这 输入 在 顺序 至 确保
持续 recognition. 一个 负的 支撑 时间 indicates
那 这 准确无误的 逻辑 水平的 将 是 released 较早的 至 这 时钟
转变 从 低-至-高 和 安静的 是 公认的.
恢复 时间 (t
rec
) — 是 定义 作 这 最小 时间
必需的 在 这 终止 的 这 重置 脉冲波 和 这 时钟
转变 从 低-至-高 在 顺序 至 认识 和
转移 高 数据 至 这 q 输出.