tlc04/mf4a-50, tlc14/mf4a-100
butterworth fourth-顺序 低-通过
切换-电容 过滤
slas021a – 十一月 1986 – 修订 march 1995
2
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
函数的 块 图解
6
AGND
8
过滤 输出
5
φ
2
φ
1
Butterworth
fourth-顺序
低-通过 过滤
Nonoverlapping
时钟 发生器
2
CLKR
1
CLKIN
3
LS
水平的 变换
过滤 在
终端 功能
终端
i/o 描述
名字 非.
i/o 描述
AGND 6 I 相似物 地面. 这 同相 输入 至 这 运算的 放大器 的 这 butterworth fourth-顺序 低-通过 过滤.
CLKIN 1 I 时钟 在. clkin 是 这 时钟 输入 终端 为 cmos-兼容 时钟 或者 自-clocking 选项. 为 也 option,
ls 是 在 v
CC –
. 为 自-clocking, 一个 电阻 是 连接 在 clkin 和 clkr 和 一个 电容 是 连接
从 clkin 至 地面.
CLKR 2 I 时钟 r. clkr 是 这 时钟 输入 为 一个 ttl-兼容 时钟. 为 一个 ttl 时钟, ls 是 连接 至 midsupply 和
clkin 能 是 left 打开, 但是 它 是 推荐 那 它 是 连接 至 也 v
CC+
或者 v
CC –
.
过滤 在 8 I 过滤 输入
过滤 输出 5 O butterworth fourth-顺序 低-通过 过滤 输出
LS 3 I 水平的 变换. ls accommodates 这 各种各样的 输入 clocking 选项. 为 cmos-兼容 clocks 或者 自-clocking,
ls 是 在 v
CC –
和 为 ttl-兼容 clocks, ls 是 在 midsupply.
V
CC+
7 I 积极的 供应 电压 终端
V
CC –
4 I 负的 供应 电压 终端