tlc2543c, tlc2543i, tlc2543m
12-位 相似物-至-数字的 转换器
和 串行 控制 和 11 相似物 输入
slas079e – 12月 1993 – 修订 六月 2000
3
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
终端 功能
终端
i/o 描述
名字 非.
i/o 描述
ain0 – ain10 1–9,
11, 12
I 相似物 输入. 这些 11 相似物-信号 输入 是 内部 多路复用. 这 驱动 源 阻抗 应当
是 较少 比 或者 equal 至 50
Ω
为 4.1-mhz i/o 时钟 运作 和 是
有能力 的 slewing 这 相似物 输入
电压 在 一个 电容 的 60 pf.
CS 15 I 碎片 选择. 一个 高-至-低 转变 在 csresets 这 内部的 counters 和 控制 和 使能 数据 输出,
数据 输入, 和 i/o 时钟. 一个 低-至-高 转变 使不能运转 数据 输入 和 i/o 时钟 在里面 一个 建制
时间.
数据 输入 17 I 串行-数据 输入. 一个 4-位 串行 地址 选择 这 desired 相似物 输入 或者 测试 电压 至 是 转变 next.
这 串行 数据 是 提交 和 这 msb 第一 和 是 shifted 在 在 这 第一 四 rising edges 的 i/o 时钟.
之后 这 四 地址 位 是 读 在 这 地址 寄存器, i/o 时钟 clocks 这 remaining 位 在 顺序.
数据 输出 16 O 这 3-状态 串行 输出 为 这 一个/d 转换 结果. 数据 输出 是 在 这 高-阻抗 状态 当 cs
是 高 和 起作用的 当 cs是 低. 和 一个 有效的 cs, 数据 输出 是 移除 从 这 高-阻抗 状态
和 是 驱动 至 这 逻辑 水平的 相应的 至 这 msb/lsb
†
值 的 这 previous 转换 结果. 这
next 下落 边缘 的 i/o 时钟 驱动 数据 输出 至 这 逻辑 水平的 相应的 至 这 next msb / lsb, 和
这 remaining 位 是 shifted 输出 在 顺序.
EOC 19 O 终止 的 转换. eoc 变得 从 一个 高 至 一个 低 逻辑 水平的 之后 这 下落 边缘 的 这 last i/o 时钟 和
仍然是 低 直到 这 转换 是 完全 和 这 数据 是 准备好 为 转移.
地 10 地面. 地 是 这 地面 返回 终端 为 这 内部的 电路系统. 除非 否则 指出, 所有 电压
度量 是 和 遵守 至 地.
i/o 时钟 18 I 输入 /输出 时钟. i/o 时钟 receives 这 串行 输入 和 执行 这 下列的 四 功能:
1. 它 clocks 这 第八 输入 数据 位 在 这 输入 数据 寄存器 在 这 第一 第八 rising edges 的 i/o 时钟
和 这 多路调制器 地址 有 之后 这 fourth rising 边缘.
2. 在 这 fourth 下落 边缘 的 i/o 时钟, 这 相似物 输入 电压 在 这 选择 多路调制器 输入
begins charging 这 电容 排列 和 持续 至 做 所以 直到 这 last 下落 边缘 的 这 i/o
时钟.
3. 它 shifts 这 11 remaining 位 的 这 previous 转换 数据 输出 在 数据 输出. 数据 改变 在
这 下落 边缘 的 i/o 时钟.
4. 它 transfers 控制 的 这 转换 至 这 内部的 状态 控制 在 这 下落 边缘 的 这 last
i/o 时钟.
REF + 14 I 积极的 涉及 电压 这 upper 涉及 电压 值 (nominally v
CC
) 是 应用 至 ref+. 这
最大 输入 电压 范围 是 决定 用 这 区别 在 这 电压 应用 至 这个 终端 和
这 电压 应用 至 这 ref – 终端.
REF – 13 I 负的 涉及 电压. 这 更小的 涉及 电压 值 (nominally 地面) 是 应用 至 ref –.
V
CC
20 积极的 供应 电压
†
msb/lsb = 大多数 重大的 位 /least 重大的 位