4
UC1848
UC2848
UC3848
图示 1: 下面 电压 lockout.
udg-93004
图示 2: 振荡器 频率.
10
100
1000
10000
10 100 1000 10000
C (pf)
频率 (khz)
振荡器 频率 作 一个 函数 的 ct
频率 decrease 作 一个 函数 的 rt
RT = 打开
udg-93006
udg-93005
当 两个都 这 UV 和 VCC comparators 是 高, 这
内部的 偏差 电路系统 为 这 rest 的 这 碎片 是 使活动.
这 CDC 管脚 (看 discussion 在 最大 职责 循环
控制 和 软 开始) 和 这 输出 是 使保持 低 直到
VREF 超过 这 4.5v 门槛 的 这 VREF com-
parator. 当 VREF 是 好的, 控制 的 这 输出 驱动器
是 transferred 至 这 PWM 电路系统 和 CDC 是 允许 至
承担.
如果 任何 的 这 三 UVLO comparators go 低, 这 UVLO
获得 是 设置, 这 输出 是 使保持 低, 和 CDC 是 dis-
charged. 这个 状态 将 是 maintained 直到 所有 三 com-
parators 是 高 和 这 cdc 管脚 是 全部地 释放.
应用 信息 (内容.)