4
UCC1946
UCC2946
UCC3946
程序编制 这 重置 电压 和 重置 时期
这 UCC3946 准许 这 重置 trip 电压 至 是 pro
-
grammed 和 二 外部 电阻器. 在 大多数 产品
VDD 是 监控 用 这 重置 电路, 不管怎样, 这 de
-
sign 准许 电压 其它 比 VDD 至 是 监控.
Referring 至 图. 4, 这 电压 在下 这个 重置 将 是
asserted 是 决定 用:
V =1.235 •
R1 + R2
R2
重置
在 顺序 至 保持 安静的 电流 低, 电阻 值 在
这 megaohm 范围 能 是 使用 为 R1 和 r2. 一个 man
-
ual 重置 能 是 容易地 执行 用 连接 一个 mo
-
mentary 推 转变 在 并行的 和 r2. RES
是
有保证的 至 是 低 和 VDD 电压 作 低 作 1v.
Once VDD rises 在之上 这 编写程序 门槛, RES
仍然是 低 为 这 重置 时期 定义 用:
TC
RP RP
=•
3 125.
在哪里 T
RP
是 时间 在 milliseconds 和 C
RP
是 电容
在 nanofarads. C
RP
是 charged 和 一个 精确 电流
源 的 400na, 一个 高 质量, 低 泄漏 电容
(此类 作 一个 NPO 陶瓷的) 应当 是 使用 至 维持
定时 容忍. 图. 5 illustrates 这 电压 水平 和
timings 有关联的 和 这 重置 电路.
程序编制 这 看门狗 时期
这 看门狗 时期 是 编写程序 和 C
WP
作 fol
-
lows:
TC
WP WP
=•
25
在哪里 T
WP
是 在 milliseconds 和 C
WP
是 在 nanofarads.
一个 高 质量, 低 泄漏 电容 应当 是 使用 为
C
wp.
这 看门狗 输入 WDI 必须 是 toggled 和 一个
高/低 或者 低/高 转变 在里面 这 看门狗 时期
至 阻止 WDO
从 假设 一个 逻辑 水平的 低. WDO
将 维持 这 低 逻辑 水平的 直到 WDI 是 toggled 或者
RES
是 asserted. 如果 在 任何 时间 RES 是 asserted, WDO
将 假设 一个 高 逻辑 状态 和 这 看门狗 时期
将 是 reinitiated. 图. 6 illustrates 这 timings 有关联的
和 这 看门狗 电路.
6
7
WDI
WP
8
VDD
3
5
电源 至
电路系统
A3
A2
A1
A0
CLK
CLR
8-位 计数器
400nA
WDO
1
地
边缘 发现
看门狗 定时
100mV
1.235v
2
RTH
4
RP
400nA
电源 在 重置
R1
VDD
R2
重置
NMI
i/o
向上
RES
C
WP
1.235v
C
RP
图示 4. 典型 应用 图解.
应用 信息 (内容.)
udg-98002
便条: 引脚 代表 这 8-管脚 TSSOP 包装.