首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1078269
 
资料名称:LT1655
 
文件大小: 179781K
   
说明
 
介绍:
16-Bit Rail-to-Rail Micropower DACs in SO-8 Package
 
 


: 点此下载
  浏览型号LT1655的Datasheet PDF文件第5页
5
浏览型号LT1655的Datasheet PDF文件第6页
6
浏览型号LT1655的Datasheet PDF文件第7页
7
浏览型号LT1655的Datasheet PDF文件第8页
8

9
浏览型号LT1655的Datasheet PDF文件第10页
10
浏览型号LT1655的Datasheet PDF文件第11页
11
浏览型号LT1655的Datasheet PDF文件第12页
12
浏览型号LT1655的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
9
ltc1655/ltc1655l
defi itio s
UU
差别的 非线性 (dnl):
这 区别 在
这 量过的 改变 和 这 完美的 1lsb 改变 为 任何
二 调整 代号. 这 dnl 错误 在 任何 二 代号
是 计算 作 跟随:
DNL = (
V
输出
– lsb)/lsb
在哪里
V
输出
是 这 量过的 电压 区别 在
二 调整 代号.
数字的 feedthrough:
这 glitch 那 呈现 在 这 相似物
输出 造成 用 交流 连接 从 这 数字的 输入 当
它们 改变 状态. 这 范围 的 这 glitch 是 指定 在
(nv)(秒).
全部-规模 错误 (fse):
这 背离 的 这 真实的 全部-
规模 电压 从 完美的. fse 包含 这 影响 的 补偿
和 增益 errors (看 产品 信息).
增益 错误 (ge):
这 区别 在 这 全部-规模
输出 的 一个 dac 从 它的 完美的 全部-规模 值 之后 补偿
错误 有 被 调整.
integral 非线性 (inl):
这 背离 从 一个 笔直地
线条 passing 通过 这 endpoints 的 这 dac 转移
曲线 (endpoint inl). 因为 这 输出 不能 go 在下
零, 这 线性 是 量过的 在 全部 规模 和 这
最低 代号 那 guarantees 这 输出 将 是 更好 比
零. 这 inl 错误 在 一个 给 输入 代号 是
计算 作
跟随:
inl = [v
输出
– v
OS
– (v
FS
– v
OS
)(代号/65535)]/lsb
在哪里 v
输出
是 这 输出 电压 的 这 dac 量过的 在
这 给 输入 代号.
least 重大的 位 (lsb):
这 完美的 电压 区别
在 二 successive 代号.
lsb = 2v
REF
/65536
决议 (n):
定义 这 号码 的 dac 输出 states
(2
n
) 那 分隔 这 全部-规模 范围. 决议 做 不
imply 线性.
电压 补偿 错误 (v
OS
):
nominally, 这 电压 在 这
输出 当 这 dac 是 承载 和 所有 zeros. 一个 单独的
供应 dac 能 有 一个 真实 负的 补偿, 但是 这 输出
不能 go 在下 零 (看 产品 信息).
为 这个 reason, 单独的 供应 dac 补偿 是 量过的 在
这 最低 代号 那 guarantees 这 输出 将 是 更好
比 零.
OPERATIO
U
串行 接口
这 数据 在 这 d
输入 是 承载 在 这 变换 寄存器
在 这 rising 边缘 的 这 时钟. 这 msb 是 承载 第一. 这
dac 寄存器 负载 这 数据 从 这 变换 寄存器 当
cs/ld 是 牵引的 高. 这 时钟 是 无能 内部 当
cs/ld 是 高. 便条: clk 必须 是 低 在之前 cs/ld 是
牵引的 低 至 避免 一个 extra 内部的 时钟 脉冲波. 这 输入
文字 必须 是 16 位 宽.
这 缓冲 输出 的 这 16-位 变换 寄存器 是 有
在 这 d
输出
管脚 这个 swings 从 地 至 v
CC
.
多样的 ltc1655s/ltc1655ls 将 是 daisy-chained 至-
gether 用 连接 这 d
输出
管脚 至 这 d
管脚 的 这 next
碎片 当 这 时钟 和 cs/ld 信号 仍然是 一般 至
所有 碎片 在 这 daisy chain. 这 串行 数据 是 clocked 至 所有
的 这 碎片, 然后 这 cs/ld 信号 是 牵引的 高 至 更新
所有 的 它们 同时发生地. 这 变换 寄存器 和 dac
寄存器 是 cleared 至 所有 0s 在 电源-向上.
电压 输出
这 ltc1655/ltc1655l 栏杆-至-栏杆 缓冲 输出 能
源 或者 下沉 5ma 在 这 全部 运行 温度
范围 当 拉 至 在里面 600mv 的 这 积极的 供应
电压 或者 地面. 这 输出 平台 是 配备 和 一个
deglitcher 那 给 一个 midscale glitch 的 12nv-s. 在 电源-
向上, 这 输出 clears 至 0v.
这 输出 swings 至 在里面 一个 few millivolts 的 也 sup-
ply 栏杆 当 unloaded 和 有 一个 相等的 输出 resis-
tance 的 40
(70
为 这 ltc1655l) 当 驱动 一个 加载
至 这 围栏. 这 输出 能 驱动 1000pf 没有 going 在
振动.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com