2
ADS7864
®
规格
所有 规格 t
最小值
至 t
最大值
, +v
一个
= +v
D
= +5v, v
REF
= 内部的 +2.5v 和 f
CLK
= 8mhz, f
样本
= 500khz, 除非 否则 指出.
这 信息 提供 在此处 是 相信 至 是 可依靠的; 不管怎样, 芒刺-褐色 假设 非 责任 为 不精确 或者 省略. burr-brown 假设
非 责任 为 这 使用 的 这个 信息, 和 所有 使用 的 此类 信息 将要 是 全部地 在 这 用户’s 自己的 风险. 价格 和 规格 是 主题 至 改变
没有 注意. 非 专利权 权利 或者 许可 至 任何 的 这 电路 描述 在此处 是 暗指 或者 准予 至 任何 第三 群. 芒刺-褐色 做 不 授权 或者 授权
任何 芒刺-褐色 产品 为 使用 在 生命 支持 设备 和/或者 系统.
ADS7864Y ADS7864YB
参数 情况 最小值 典型值 最大值 最小值 典型值 最大值 单位
决议
12
✻
位
相似物 输入
输入 电压 范围-双极 V
中心
= +2.5v –V
REF
+V
REF
✻✻
V
绝对 输入 范围 +IN –0.3 +V
一个
+ 0.3 V
–IN –0.3 +V
一个
+ 0.3 V
输入 电容 15
✻
pF
输入 泄漏 电流 clk = 地
±
1
✻
µ
一个
系统 效能
非 missing 代号 12
✻
位
integral 线性
±
0.75
±
2
±
0.5
±
1 LSB
integral 线性 相一致 0.5
✻
LSB
差别的 线性 –0.9
±
0.6
✻
±
0.4 LSB
双极 补偿 错误 关联 至 ref
在
±
0.75
±
4
±
0.5
±
3 LSB
双极 补偿 错误 相一致 3
✻
LSB
积极的 增益 错误 关联 至 ref
在
±
0.15
±
0.75
±
0.1
±
0.5 % 的 fsr
积极的 增益 错误 相一致 3
✻
LSB
负的 增益 错误 关联 至 ref
在
±
0.15
±
0.75
±
0.1
±
0.5 % 的 fsr
负的 增益 错误 相一致 3
✻
LSB
一般模式 拒绝 比率 在 直流 84
✻
dB
V
在
=
±
1.25vp-p 在 50khz 80
✻
dB
噪音 120
✻
µ
电压有效值
电源 供应 拒绝 比率 0.3 2
✻✻
LSB
抽样 dynamics
转换 时间 每 一个/d 1.75
✻
µ
s
acquisition 时间 0.25
✻
µ
s
throughput 比率 500
✻
kHz
aperture 延迟 3.5
✻
ns
aperture 延迟 相一致 100
✻
ps
aperture jitter 50
✻
ps
小-信号 带宽 40
✻
MHz
动态 特性
总的 调和的 扭曲量 V
在
=
±
2.5vp-p 在 100khz –75
✻
dB
SINAD V
在
=
±
2.5vp-p 在 100khz 71
✻
dB
spurious 自由 动态 范围 V
在
=
±
2.5vp-p 在 100khz 78
✻
dB
频道-至-频道 分开 V
在
=
±
2.5vp-p 在 50khz –76
✻
dB
电压 涉及
内部的 涉及 电压 2.475 2.5 2.525
✻✻✻
V
内部的 逐渐变化 10
✻
ppm/
°
C
内部的 噪音 50
✻
µ
vp-p
内部的 源 电流 2
✻
毫安
内部的 加载 拒绝 0.005
✻
mv/
µ
一个
内部的 psrr 80
✻
dB
外部 涉及 电压 范围 1.2 2.5 2.6
✻✻✻
V
输入 电流 100
✻
µ
一个
输入 电容 5
✻
pF
数字的 输入/输出
逻辑 家族 CMOS
✻
逻辑 水平: v
IH
I
IH
= +5
µ
一个 3.0
+V
D
+ 0.3
✻✻
V
V
IL
I
IL
= +5
µ
一个 –0.3 0.8
✻✻
V
V
OH
I
OH
= –500
µ
一个 3.5
✻
V
V
OL
I
OL
= –500
µ
一个 0.4
✻
V
外部 时钟 0.2 8
✻✻
MHz
数据 format 二进制的 二’s complement
✻
电源 供应 (所需的)东西
电源 供应 电压, +v
一个
, +v
D
4.75 5 5.25
✻✻✻
V
安静的 电流, +v
一个
, +v
D
10
✻
毫安
电源 消耗 50
✻
mW
✻
规格 一样 作 ads7864y.