LXT970A
—
双-速 快 ethernet transceiver
14
数据手册
表格 7. lxt970a 硬件 控制 接口 信号 描述
Pin#
1
管脚 名字 i/o
2
信号 描述
3
8
7
6
5
4
MF0
MF1
MF2
MF3
MF4
I
multi-函数 (mf)
. five 双-函数 配置 输入. 各自 管脚 accepts 一个 的 四
输入 电压 水平 (v
MF
1 = 5v, v
MF
2 = 3.5v, v
MF
3 = 1.5v, v
MF
4 = 0v).
一个 简单的 电阻 分隔物 网络, 作 显示 在图示 20 在 页 45, 是 必需的 至 establish
mid-水平的 (v
MF
2 和 v
MF
3) settings. v
MF
1 和 v
MF
4 (default) settings, 能 是 established
和 这 lxt970a 标准 电源 供应 和 做 不 需要 一个 电压 分隔物. 一个 电压
分隔物 将 是 使用 至 驱动 这 mf 管脚 在 设计 使用 多样的 lxt970a
’
s.
各自 mf 管脚 内部 驱动 二 不同的 配置 功能. 这 第一 函数
确定 这 5-位 地址 那 这 lxt970a responds 至 在 这 mdio 线条. 这 第二
函数 确定 一个 particular 运算的 模式 的 这 lxt970a. 各自 mf 管脚 也
确定 这 状态 的 一个 particular 位 在 这 mii 寄存器. 这 mddis 输入 确定 如果 这个
效应 occurs 仅有的 在 initialization (mddis = 0) 或者 continuously (mddis = 1). 这 relationship
在 这 输入 水平 和 这 二 配置 功能 是 显示 在表格 8 在 页 16
和表格 9 在 页 17.
这 运行 功能 的 mf4, cfgo, 和 cfg1 改变 取决于 在 这 状态 的 mf0
(自动-negotiation 使能 或者 无能). 这 功能 的 mf4, cfg1 和 fde 是
interrelated.
这 功能 的 这 five mf 输入 是 作 跟随:
1. 管脚 号码 应用 至 所有 包装 类型.
2. i/o column 编码: i = 输入, o = 输出, od = 打开 drain, 一个 = analog.
3. fde, cfg0, 和 cfg1 是 影响 用 这 mddis 输入 管脚. 当 mddis = 0, 这些 输入 决定 仅有的 这 最初的 状态
的 这 函数 它们 控制. 当 mddis = 1, 这些 输入 提供 持续的 硬件 控制 在 它们的 相应的
功能.
管脚 mii 地址 mii 位 运行 函数
MF0 0 0.12 自动-negotiation
MF1 1 19.13 repeater 模式 (disabling dte 模式)
MF2 2 19.4 5b 标识 模式 (disabling 4b nibble 模式)
MF3 3 19.3 scrambler 运作 (disabling scrambler)
MF4 4
4.7
4.8
自动-negotiation 使能 - advertise 100 mbps
19.2 自动-negotiation 无能 - 选择 tx/fx